ICS650-07B
博通时钟源
描述
该ICS650-07B是一种低成本,低抖动,高
高性能时钟合成器定制
博通。使用模拟锁相环
( PLL )技术,该设备接受25.00 MHz的
时钟或基本模式晶体输入
产生25.0 MHz的多路输出时钟, 2
125.0兆赫, 133.33兆赫,及一个可选择的
33.3 / 66.6 MHz的时钟。所有的输出时钟
频率锁定在一起。该ICS650-07B
输出都为0ppm合成误差。
不要使用125 MHz的输出来驱动千兆
以太网SERDES 。取而代之的是, 25MHz的时钟
可以打入我们在X5模式ICS601 。
该ICS601具有足够低的抖动和相位噪声
所有流行的SERDES 。
特点
•采用20引脚窄( 150万), SSOP ( QSOP )
• 25.00 MHz的基频晶体或时钟输入
• 25 MHz的4种固定输出时钟, 133.33兆赫,
与125 MHz的两个副本
• 33.3或66.6 MHz的一个可选择的输出时钟
•在所有的钟表零ppm的综合误差
• PCI时钟切换发生在1
µ
s
•适用于Broadcom的BCM5600芯片组
•全CMOS输出摆幅
•先进的,低功耗,亚微米CMOS工艺
• 3.0 V至5.5 V的工作电压
框图
VDD
GND
4
3
产量
卜FF器
PCI CLK
125.00兆赫
125.00兆赫
133.33兆赫
PS
时钟合成
与控制
电路
产量
卜FF器
产量
卜FF器
25.00 MHz的
晶振或时钟
X1
时钟
缓冲器/
水晶
振荡器
产量
卜FF器
产量
卜FF器
25.00 MHz的
X2
OE (所有输出)
任选的晶电容器示出并可能需要的初始精度(每板一旦确定)调谐。
1
修订版042600
印00年11月15日
集成电路系统公司• 525赛街•圣何塞• CA • 95126 • ( 408 ) 295-9800tel •www.icst.com
MD S 650-07B一