欢迎访问ic37.com |
会员登录 免费注册
发布采购

ICS84320AY-01 参数 Datasheet PDF下载

ICS84320AY-01图片预览
型号: ICS84320AY-01
PDF下载: 下载PDF文件 查看货源
内容描述: 780MHZ ,水晶- TO- 3.3V的差分LVPECL频率合成器 [780MHZ, CRYSTAL-TO-3.3V DIFFERENTIAL LVPECL FREQUENCY SYNTHESIZER]
分类和应用: 晶体外围集成电路时钟
文件页数/大小: 17 页 / 230 K
品牌: ICS [ INTEGRATED CIRCUIT SYSTEMS ]
 浏览型号ICS84320AY-01的Datasheet PDF文件第1页浏览型号ICS84320AY-01的Datasheet PDF文件第3页浏览型号ICS84320AY-01的Datasheet PDF文件第4页浏览型号ICS84320AY-01的Datasheet PDF文件第5页浏览型号ICS84320AY-01的Datasheet PDF文件第6页浏览型号ICS84320AY-01的Datasheet PDF文件第7页浏览型号ICS84320AY-01的Datasheet PDF文件第8页浏览型号ICS84320AY-01的Datasheet PDF文件第9页  
集成
电路
系统公司
ICS84320-01
780MH
Z
, C
RYSTAL
-
TO
-3.3V ð
。微分
LVPECL ˚F
Characteristic低频
S
YNTHESIZER
matically发生在上电期间。测试输出为低电平时,
在并行输入模式下操作。之间的关系舰
VCO的频率,晶振频率和并购分频器
德网络定义如下:
FVCO =值为fXTAL ×M的
M值和M0通过M8所需要的值
在表3B中所示编程VCO的频率函数的
表。有效的M值的量, PLL才能实现锁定为一个
25MHz的基准定义为25
M
31.频率
出的定义如下:
FOUT = FVCO =值为fXTAL ×M的
N
N
发生串行操作时nP_LOAD为高和S_LOAD
为LOW 。该移位寄存器是通过采样S-DATA装
比特与S_CLOCK的上升沿。的内容
移位寄存器被加载到M个除法器和N个输出的二
从vider时S_LOAD转换低到高。在M
鸿沟和N分频的输出值被锁存的高到
S_LOAD从高到低的跳变。如果S_LOAD是在保持高电平,数据
的S-DATA输入被直接传递到M分频器和N-
输出分频器上S_CLOCK的每个上升沿。串行
模式可以被用来编程M和N位测试位
T1和T0 。内部寄存器T0和T1确定的状态
所述测试输出如下:
T1
0
0
1
1
T0
0
1
0
1
测试输出
S-DATA ,移位寄存器输入
M个分频器输出
CMOS的F out
F
UNCTIONAL
D
ESCRIPTION
注:下面的功能描述描述OP-
关合作采用25MHz晶振。有效的PLL环路分频值
不同的晶体或输入频率在在 - 定义
把频率特性,表5 ,注1 。
该ICS84320-01具有完全集成的PLL和there-
前无需外部元件设置循环频带 -
宽度。一个基本的晶体被用作输入到导通
片内振荡器。振荡器的输出被馈送到相位
探测器。 25MHz晶体提供了25MHz的相位检测器
参考频率。 PLL的压控振荡器工作在一
范围了620MHz至780MHz的。 M个除法器的输出是
也施加到相位检测器。
相位检测器和M个分频器力VCO的输出频率
昆西为M倍,通过调整基准频率
VCO控制电压。需要注意的是对于M的某些值(要么太
高或过低)时,PLL将不实现锁定。的输出
压控振荡器由分离器被发送到每个LVPECL的前缩放
输出缓冲器。除法器提供了一个50 %的输出占空比。
的ICS84320-01支持两个可编程功能
输入模式进行编程并购分频器和N分频器的输出。该
两个输入操作模式是并行和串行。
图1
节目
对于每个模式的时序图。在并行模式中, nP_LOAD
输入最初为低电平。通过M8和N0上输入M0数据
并且N1被直接传递到M分频器和N个输出分频器。
在nP_LOAD输入低到高的跳变,数据
被锁存, M个分保持加载,直到下一个
上nP_LOAD或直至串行事件发生时低的跳变。作为
结果是, M和N位可以被硬连线来设置M个分频器
和N分频器输出到一个特定的默认状态,将自动
S
ERIAL
L
OADING
S_CLOCK
S-DATA
T1
T0
H
* NULL
N1
N0
M8
M7
M6
M5
M4
M3
M2
M1
M0
t
S_LOAD
S
t
nP_LOAD
t
S
P
ARALLEL
L
OADING
M0 : M8 , N0 : N1
M,N
nP_LOAD
t
S
t
H
时间
F
IGURE
1. P
ARALLEL
&放大器; S
ERIAL
L
OAD
O
PERATIONS
*注意:
空时隙定时必须遵守。
84320AY-01
www.icst.com/products/hiperclocks.html
2
REV 。一个2004年8月24日