初步
集成
电路
系统公司
ICS8430-51
600MH
Z
, L
OW
J
伊特尔
LVCMOS / LVTTL-
TO
-3.3V LVPECL ˚F
Characteristic低频
S
YNTHESIZER
F
EATURES
•
双路3.3V的差分LVPECL输出
•
可选晶体振荡器接口
或LVCMOS / LVTTL TEST_CLK
•
最大输出频率: 600MHz的
•
晶振输入频率范围: 14MHz至25MHz的
•
VCO范围:为200MHz的700MHz的
•
并行或串行接口进行编程计数器
和输出分频器
•
RMS周期抖动: 2.6ps (典型值)
•
周期到周期抖动: 17ps (典型值)
•
3.3V电源电压
•
0 ° C至70 ° C的环境工作温度
•
可应要求提供工业级温度信息
G
ENERAL
D
ESCRIPTION
该ICS8430-51是一种通用的,双输出
水晶至3.3V的差分LVPECL高频
HiPerClockS ™
合成器和HiPerClockS的成员™
家族高性能时钟解决方案
ICS 。该ICS8430-51有一个可选的TEST_CLK
或晶体输入。 VCO的工作频率范围
为200MHz的700MHz的。与FOUT0配置用于将
VCO频率被2 ,输出频率步长小
2MHz的可使用16MHz的晶体或参考时钟来实现。
FOUT1提供了16和180°相移的附加划分。
输出频率高达600MHz的可用编程
串行或并行接口的配置逻辑。低
该ICS8430-51的抖动和频率范围使它成为理想的
时钟发生器对于大多数时钟树的应用。
,&6
B
LOCK
D
IAGRAM
VCO_SEL
XTAL_SEL
TEST_CLK
XTAL1
OSC
XTAL2
÷
16
1
P
IN
A
SSIGNMENT
VCO_SEL
nP_LOAD
XTAL2
M4
M3
M2
M1
M0
32 31 30 29 28 27 26 25
0
M5
M6
M7
M8
N0
N1
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
TEST
V
CC
FOUT1
nFOUT1
V
CCO
FOUT0
nFOUT0
V
EE
24
23
22
XTAL1
TEST_CLK
XTAL_SEL
V
CCA
S_LOAD
S-DATA
S_CLOCK
MR
ICS8430-51
21
20
19
18
17
PLL
相位检测器
MR
÷
M
÷
2
S_LOAD
S-DATA
S_CLOCK
nP_LOAD
M0:M8
N0:N2
CON组fi guration
接口
逻辑
VCO
0
÷
N
1
÷16
N2
V
EE
FOUT0
nFOUT0
FOUT1
nFOUT1
TEST
32引脚LQFP
采用7mm x 7mm X 1.4毫米包体
Y封装
顶视图
本文提供的初步信息代表了原型或试生产的产物。所提到的特征是基于初始
产品特性。集成电路系统公司( ICS)保留更改任何电路或规格,恕不另行通知。
8430AY-51
www.icst.com/products/hiperclocks.html
1
REV 。 ð 2003年2月11日