集成
电路
系统公司
ICS9112-06/07
低偏移的输出缓冲器
概述
该
ICS9112
是一款高性能,低偏移,低抖动时钟
驱动程序。它使用了一个锁相回路(PLL )技术来对齐,在
相位和频率,REF输入与CLKOUT
信号。它被设计成分布在个人电脑的高速时钟
系统运行速度25〜
75兆赫( 30〜 90MHz的工作电源为5V ) 。
ICS9112
是,它提供同步的零延迟缓冲器
在输入和输出之间。同步是
通过CLKOUT建立反馈到PLL的输入。
由于输入和输出之间的偏移小于+/-
350 PS,该部分作为一个零延迟缓冲器。
该
ICS9112
进入与两种不同的选择;冲刺06
和破折号07.破折号07是一个16引脚提供150万SOIC
封装。它的四个输出的两排由两个控制
地址线。根据所选择的地址线,银行乙
或两个银行可以放在一个三态模式。在这种模式下,
锁相环仍在运行并仅输出缓冲器被置于一个
高阻抗模式。在测试模式下关断PLL和
的输入直接连接到输出缓冲器(见表
下面的功能) 。
仪表板06是一个8引脚150密耳SOIC封装。它有五个
输出时钟。在没有REF输入的,既
ICS9112-06
和
-07
将在掉电模式。在这种模式下,
PLL被关断,输出缓冲器被拉低。动力
关断模式提供最低的功耗为
备用状态。
特点
•
•
•
•
•
•
•
零输入 - 输出延迟
频率范围25 - 75兆赫( 3.3V ) , 30-90MHz ( 5.0V )
输出之间的低于200 ps的抖动
歪斜控制输出
歪斜输出之间低于250 ps的
提供8或16引脚版本, 150 mil SOIC封装形式
3.3V±10 % , 5.0V ±10%的操作
引脚配置
16引脚SOIC
框图
8引脚SOIC
功能性( -07 )
FS2
0
0
1
1
FS1
0
1
0
1
CLKA
(1, 4)
三态
驱动的
TEST
模式
驱动的
CLKB
(1, 4)
三态
三态
TEST
模式
驱动的
CLKOUT
驱动的
驱动的
TEST
模式
驱动的
产量
来源
PL L
PL L
REF
PL L
PLL
关闭
N
N
Y
N
9112-06 9112-07版本ħ 99年1月22日
ICS保留随时修改本出版物中所确定的设备数据的权利
恕不另行通知。 ICS建议客户获取所有设备的最新版本
数据验证任何信息所依赖的客户是最新和准确。