3.3V CMOS静态RAM
1兆欧( 128K ×8位)
革命引脚
特点
◆
◆
IDT71V124
描述
该IDT71V124是1,048,576位高速静态RAM奥尔加
的发布为128K X 8,它是采用IDT的高性能制造,高
可靠性的CMOS技术。国家的最先进的这种技术,COM的
软硬件就可以为创新的电路设计技术,提供了一个成本
有效的解决方案为高速存储器的需求。 JEDEC的中心
电源/ GND引脚排列降低了噪音的产生,提高了系统的
性能。
该IDT71V124有一个输出使能引脚,以最快的速度运行
7ns的,有地址的访问时间以最快的速度提供15ns的。所有双向
tional输入和IDT71V124的输出是LVTTL兼容并
操作是从一个单一的3.3V电源。完全静态异步
电路被使用;无时钟或刷新所需要的操作。
该IDT71V124封装采用32引脚400密耳的塑料SOJ 。
◆
◆
◆
◆
◆
◆
128K ×8先进的高速CMOS静态RAM
为JEDEC革命性的引出线(中心电源/ GND )
减少噪音
商用(0 ° C至+ 70 ° C)和工业级(-40° C至
+ 85 ° C)温度选项
平等的机会和周期时间
- 工商: 15 / 20ns的
一个片选加一输出使能引脚
双向输入,并直接输出
LVTTL兼容
通过芯片取消低功耗
可提供32引脚400密耳的塑料SOJ 。
功能框图
A
0
A
16
I / O
0
- I / O
7
O
WE
OE
CS
N N
I
A
吨CE
4S NS
R 5
12 IG
A E
νs的
P L
71 DE
O
ER W¯¯
S
D E
B
R N
•
•
•
地址
C
E
•
•
•
1,048,576-BIT
存储阵列
解码器
8
Ø ř
O
F
8
I / O控制
8
控制
逻辑
3484 DRW 01
2000年8月
1
©2000集成设备技术有限公司
DSC-3484/05