欢迎访问ic37.com |
会员登录 免费注册
发布采购

IDT72255LA20PF 参数 Datasheet PDF下载

IDT72255LA20PF图片预览
型号: IDT72255LA20PF
PDF下载: 下载PDF文件 查看货源
内容描述: CMOS SuperSync FIFO [CMOS SUPERSYNC FIFO]
分类和应用: 存储内存集成电路先进先出芯片时钟
文件页数/大小: 27 页 / 357 K
品牌: IDT [ INTEGRATED DEVICE TECHNOLOGY ]
 浏览型号IDT72255LA20PF的Datasheet PDF文件第7页浏览型号IDT72255LA20PF的Datasheet PDF文件第8页浏览型号IDT72255LA20PF的Datasheet PDF文件第9页浏览型号IDT72255LA20PF的Datasheet PDF文件第10页浏览型号IDT72255LA20PF的Datasheet PDF文件第12页浏览型号IDT72255LA20PF的Datasheet PDF文件第13页浏览型号IDT72255LA20PF的Datasheet PDF文件第14页浏览型号IDT72255LA20PF的Datasheet PDF文件第15页  
IDT72255LA / 72265LA SUPERSYNC FIFO ™
8,192 x 18, 16,384 x 18
商用和工业温度范围
变化水平只会出现明显的,如果
EF
是前高
设置。在此期间,内部读指针被初始化
对RAM阵列的第一位置。
EF
变为高电平,重发设置完成,并
读操作可开始开始与所述第一位置
内存。由于IDT标准模式时,每一个字
包括读取的第一个字下面重发设置重
张塌塌米的低电平
使RCLK的上升沿。看
图11中的
重发定时( IDT标准模式) ,
对于
相关的时序图。
如果选择FWFT模式中,FIFO将标志着开始
重发设置通过设置
OR
HIGH 。在这
期间,内部的读出指针被设置为所述第一位置
RAM阵列。
OR
变低,重发设置完成;在
同时,在第一位置的内容显示在
输出。因为FWFT模式被选择时,在第一字
出现在输出端,没有低的
是必要的。
阅读所有后续的话需要一个低的
to
使RCLK的上升沿。参见图12 ,
重发
时序( FWFT模式) ,
的相关的时序图。
对于任何一个IDT标准模式或FWFT模式,更新
PAE
,
HF
PAF
标志开始的上升沿
RCLK了
RT
是设置。
PAE
同步到RCLK ,从而
在RCLK后的第二个上升沿
RT
是设置中,
PAE
标志将被更新。
HF
是异步的,因此,瑞星
RCLK边缘的
RT
在安装程序将更新
HF
.
PAF
is
同步到WCLK ,从而第二个上升沿
发生吨WCLK
SKEW
后RCLK的上升沿那
RT
在安装程序将更新
PAF
.
RT
同步到RCLK 。
11