IA6805E2
微处理器单元
描述
数据表
作为量产版00
该IA6805E2 ( CMOS )微处理器单元(MPU )是一种低成本,低功耗MPU 。它的特点是
CPU ,片上RAM ,并行I /带针O兼容性可编程为输入或输出。该
下面的段落将进一步更详细地描述本系统框图和设计。
定时器
预分频器
定时器/
计数器
OSC1
OSC2
RESET_N
定时器控制
振荡器
LI
irq_n
PA0
B0
累加器
8
PORT
A
REG
数据
DIR
REG
指数
注册
8
X
条件
CODE
注册
5
CC
堆
指针
6
SP
节目
计数器
高
5
PCH
节目
计数器
低
8
的PCl
ALU
地址
DRIVE
A
中央处理器
控制
MUX
公共汽车
DRIVE
B1
B2
B3
B4
B5
B6
B7
复
地址
数据
公共汽车
PA0
PA1
PA2
PORT
A
I / O
线
PA3
PA4
PA5
PA6
PA7
中央处理器
PB0
PB1
PB2
PORT
B
I / O
线
PB3
PB4
PB5
PB6
PB7
PORT
B
REG
数据
DIR
REG
A8
A9
A10
A11
A12
地址
公共汽车
AS
112x8
内存
公共汽车
控制
DS
RW_n
地址选通
数据选通
读/写
图1.系统框图
版权
©
2002
ENG21108140100
INNOVASIC
过时™的终结
www.innovasic.com
客户支持:
1-888-824-4184
第31 2