JEWEL HILL ELECTRONIC CO 。 , LTD 。
7.模块功能说明
7.1 。引脚说明
PIN号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
符号
/CS1
/ RES
A0
WR
RD
D0
D1
D2
D3
D4
D5
D6
D7
VDD
VSS
VOUT
CAP5+
CAP3+
CAP1-
CAP1+
电源的正极( + 3V ) 。
电源的接地( 0V ) 。
的DC / DC电压转换器。连接该引脚和VDD之间的电容器
或Vss 。
的DC / DC电压转换器。当使用6倍的电压转换器,连接
该引脚与CAP1-之间的电容。
的DC / DC电压转换器。连接该引脚之间的电容器
CAP1-.
的DC / DC电压转换器。连接该引脚之间的电容器
CAP1+.
的DC / DC电压转换器。连接该引脚之间的电容器
CAP1-.
描述
片选信号输入端,低电平有效。
复位信号输入端,低电平有效
数据/命令选择信号输入,H :数据; L:命令
当使用8080微处理器,这是低电平有效写信号输入引脚。
当使用6800 MPU , H:阅读; L:写。
当使用8080微处理器,这是低有效的读信号输入引脚。
当使用6800微处理器,这是高有效使能时钟输入引脚。
8位双向数据总线。
当“ P / S = L”时, D0〜 D5的固定为“H” 。
D6是串行时钟输入端(SCL) ,D7是串行数据输入端(SDA) 。
GG2021
VER : 2.0
-
6-
发行日期: 2005年11月21日