欢迎访问ic37.com |
会员登录 免费注册
发布采购

ISPLSI1024-60LH/883 参数 Datasheet PDF下载

ISPLSI1024-60LH/883图片预览
型号: ISPLSI1024-60LH/883
PDF下载: 下载PDF文件 查看货源
内容描述: 在系统可编程高密度PLD [In-System Programmable High Density PLD]
分类和应用: 可编程逻辑器件输入元件时钟
文件页数/大小: 12 页 / 148 K
品牌: LATTICE [ LATTICE SEMICONDUCTOR ]
 浏览型号ISPLSI1024-60LH/883的Datasheet PDF文件第1页浏览型号ISPLSI1024-60LH/883的Datasheet PDF文件第3页浏览型号ISPLSI1024-60LH/883的Datasheet PDF文件第4页浏览型号ISPLSI1024-60LH/883的Datasheet PDF文件第5页浏览型号ISPLSI1024-60LH/883的Datasheet PDF文件第6页浏览型号ISPLSI1024-60LH/883的Datasheet PDF文件第7页浏览型号ISPLSI1024-60LH/883的Datasheet PDF文件第8页浏览型号ISPLSI1024-60LH/883的Datasheet PDF文件第9页  
特定网络阳离子
可编程逻辑器件八百八十三分之一千零二十四
功能框图
图1.ispLSI 883分之1024功能框图
RESET
通用
逻辑块
( GLBs )
在5
在4
I / O 47
I / O 46
I / O 45
I / O 44
C7
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
I / O 8
I / O 9
I / O 10
I / O 11
I / O 12
I / O 13
I / O 14
I / O 15
SDI / IN 0
SDO / IN 1
A0
A1
输出布线区( ORP )
C6
输出布线区( ORP )
C5
C4
C3
C2
C1
C0
I / O 43
I / O 42
I / O 41
lnput巴士
A2
A3
A4
A5
A6
A7
全球
路由
( GRP )
I / O 40
I / O 39
I / O 38
I / O 37
I / O 36
I / O 35
I / O 34
I / O 33
I / O 32
输入总线
B0
Megablock
B1
B2
B3
B4
B5
B6
B7
时钟
分配
输出布线区( ORP )
输入总线
CLK 0
CLK 1
CLK 2
IOCLK 0
IOCLK 1
ISPEN
SCLK / IN 2
MODE / IN 3
I / O I / O I / O I / O
16 17 18 19
I / O I / O I / O I / O
20 21 22 23
I / O I / O I / O I / O
24 25 26 27
I / O I / O I / O I / O
28 29 30 31
Y Y Y Y
0 1 2 3
0139D_1024.eps
该器件还具有48个I / O单元,其每一个是直接
连接到I / O引脚。每个I / O单元可单独
编程为组合输入,登记IN-
放,锁存输入,输出或
双向
I / O引脚具有三态控制。此外,所有的输出都
极性选择,高电平有效或低电平有效。信号
电平与TTL兼容电压和输出驱动器
能源4 mA或下沉8毫安。
八GLBs , 16个I / O单元,两个专用输入和一个
ORP被连接在一起,使一个Megablock (见
图1)。八个GLBs的输出端被连接
由ORP的一组16个通用I / O单元的。在I / O单元
在Megablock内也都有一个共同的输出
使能(OE )信号。在系统可编程逻辑器件八百八十三分之一千○二十四器件所
tains这三个Megablocks的。
玻璃钢具有作为其输入来自所有GLBs的输出
和所有的来自双向I / O单元的输入端。所有
这些信号被提供给的所述输入端
GLBs 。通过GRP有所延误扳平
尽量减少时序偏差。
在系统可编程逻辑器件八百八十三分之一千零二十四设备的时钟都采用精选
时钟分配网络。四个专用时钟引脚
( Y0,Y1, Y2和Y3 )被带入分布
网络,以及5个时钟输出( CLK 0 , CLK 1 , CLK 2 ,
IOCLK 0和IOCLK 1)被提供给路由时钟到
GLBs和I / O单元。时钟分配网络能够
也可以从一个特殊的时钟GLB ( B4的驱动上的可编程逻辑器件
八百八十三分之一千零二十四装置) 。本GLB的逻辑允许用户
从内部的组合创建一个内部时钟
在装置内的信号。
2