特定网络阳离子
可编程逻辑器件2032VE
可编程逻辑器件2032VE时序模型
I / O单元
GRP
反馈
GLB
ORP
I / O单元
DED 。在
#21
I / O延迟
#20
GRP
#22
梳子4 PT绕道# 23
第4条PT绕道
#24
20 PT
异或延误
#25, 26, 27
D
RST
GLB注册绕道
#28
GLB注册
延迟
Q
#29, 30,
31, 32
ORP绕道
#37
ORP
延迟
#36
#38,
39
I / O引脚
(输出)
I / O引脚
(输入)
RESET
#45
控制稀土
PT的
OE
# 33 , 34 , CK
35
Y0,1,2
GOE 0
#43, 44
#42
#40, 41
0491/2032VE
的导
t
苏,
t
H和
t
从乘积项时钟共
t
su
=
=
=
为2.5ns =
=
=
=
2.3ns =
=
=
=
7.3ns =
逻辑+注册素 - 钟(分钟)
(
t
IO +
t
GRP +
t
20ptxor )+(
t
GSU ) - (
t
IO +
t
GRP +
t
ptck (分) )
(#20 + #22 + #26) + (#29) - (#20 + #22 + #35)
(0.6 + 0.7 + 2.2) + (6.8) - (0.6 + 0.7 + 0.5)
时钟(最大值) +注册ħ - 逻辑
(
t
IO +
t
GRP +
t
ptck (最大) )+(
t
GH ) - (
t
IO +
t
GRP +
t
20ptxor)
(#20 + #22 + #35) + (#30) - (#20 + #22 + #26)
(0.6 + 0.7 + 2.8) + (1.7) - (0.6 + 0.7 + 2.2)
时钟(最大) +寄存器共+输出
(
t
IO +
t
GRP +
t
ptck (最大) )+(
t
GCO ) + (
t
ORP +
t
OB )
(#20 + #22 + #35) + (#31) + (#36 + #38)
(0.6 + 0.7 + 2.8) + (0.7) + (1.3 + 1.2)
t
h
t
co
注:计算是基于时序规范的可编程逻辑器件2032VE - 225L 。
表2-0042 / 2032VE
9