欢迎访问ic37.com |
会员登录 免费注册
发布采购

ORT8850L-1BM680C 参数 Datasheet PDF下载

ORT8850L-1BM680C图片预览
型号: ORT8850L-1BM680C
PDF下载: 下载PDF文件 查看货源
内容描述: 现场可编程系统芯片( FPSC )八通道x 850 Mb / s的背板收发器 [Field-Programmable System Chip (FPSC) Eight-Channel x 850 Mbits/s Backplane Transceiver]
分类和应用: 现场可编程门阵列可编程逻辑时钟
文件页数/大小: 105 页 / 1285 K
品牌: LATTICE [ LATTICE SEMICONDUCTOR ]
 浏览型号ORT8850L-1BM680C的Datasheet PDF文件第2页浏览型号ORT8850L-1BM680C的Datasheet PDF文件第3页浏览型号ORT8850L-1BM680C的Datasheet PDF文件第4页浏览型号ORT8850L-1BM680C的Datasheet PDF文件第5页浏览型号ORT8850L-1BM680C的Datasheet PDF文件第6页浏览型号ORT8850L-1BM680C的Datasheet PDF文件第7页浏览型号ORT8850L-1BM680C的Datasheet PDF文件第8页浏览型号ORT8850L-1BM680C的Datasheet PDF文件第9页  
ORCA
®
ORT8850
现场可编程系统芯片( FPSC )
八通道x 850 Mb / s的背板收发器
2008年2月
数据表
介绍
现场可编程系统级芯片( FPSCs )带来可编程逻辑了一个全新的维度:现场亲
可编程门阵列(FPGA ),逻辑和一台设备上的嵌入式系统的解决方案。莱迪思已开发
设计师的解决方案谁需要基于FPGA设计实现的诸多优点,再加上高
高速串行背板的数据传输。建立在系列4侦察网络可配置嵌入式系统级芯片( SoC)的
架构, ORT8850家族由包含八个信道,每个背板收发器(SERDES )的
高达850 Mb / s的运行( 6.8 Gb / s的时候所有8个通道使用) 。这是结合了全双工
同步接口,以在标准单元的逻辑内置的时钟和数据恢复(CDR) ,以及超过600K
可用FPGA系统门( ORT8850H ) 。在添加协议和访问逻辑,如协议域无关
凹痕成帧器,异步传输模式( ATM )成帧器,数据包基于SONET ( POS)接口,并制定者
HDLC的互联网协议( IP ) ,设计人员可以构建一个反面的网络连接可配置接口保留行之有效的背板
驱动器/接收器技术。设计人员还可以使用该设备驱动中的跨总线的高速数据传输
一个不SONET / SDH的基础正在系统。例如,设计人员可以构建一个6.8 Gb / s的PCI至PCI桥的一半
使用我们的PCI软核。
该ORT8850系列提供无时钟高速接口的设备间通信的电路板或跨
背板。该ORT8850的内置时钟恢复允许更高的系统性能,更易于设计
在一个多板系统时钟域,以及在背板上更少的信号。网络设计人员将获益科幻吨来自
背板收发器作为一个网络终端设备。背板收发器提供SONET scram-
金光闪闪/数据和简化的SONET帧,指针移动的解扰,运输和处理的开销,再加上
可编程逻辑终止网络成专有系统。对于非SONET应用程序,所有
SONET的功能是从用户隐藏的,没有事先的网络知识是必需的。
表1. ORCA ORT8850家庭 - 可用FPGA逻辑(相当于OR4E02和OR4E06分别)
PFU
24
44
FPGA最大
总PFU就能用户I / O
624
2,024
278
297
EBR
8
16
EBR位
(K)
74
148
FPGA
系统
盖茨( K)
201 - 397
471 - 899
设备
ORT8850L
ORT8850H
PFU行
26
46
的LUT
4,992
16,192
注意:嵌入芯,嵌入式系统总线, FPGA接口和MPI不包括在上述的门数。系统门
最小系统盖茨假定PFU就能100%被用于逻辑只(没有PFU RAM),用40% :范围从以下衍生
EBR使用和2 PLL的。最大的系统门假定80 %的逻辑, 20 %用于PFU RAM PFU就能完成的,其中80 %使用EBR
和6个PLL 。
© 2008莱迪思半导体公司莱迪思的所有商标,注册商标,专利和网站上列出的www.latticesemi.com/legal 。所有其他
品牌或产品名称均为其各自所有者的注册商标。本文中的说明和信息,如有变更,恕不
通知。
www.latticesemi.com
1
ort8850_11.1