欢迎访问ic37.com |
会员登录 免费注册
发布采购

LF48212JC20 参数 Datasheet PDF下载

LF48212JC20图片预览
型号: LF48212JC20
PDF下载: 下载PDF文件 查看货源
内容描述: 图形/视频支持电路\n [Graphic/Video Support Circuit ]
分类和应用: 外围集成电路时钟
文件页数/大小: 9 页 / 61 K
品牌: LOGIC [ LOGIC DEVICES INCORPORATED ]
 浏览型号LF48212JC20的Datasheet PDF文件第2页浏览型号LF48212JC20的Datasheet PDF文件第3页浏览型号LF48212JC20的Datasheet PDF文件第4页浏览型号LF48212JC20的Datasheet PDF文件第5页浏览型号LF48212JC20的Datasheet PDF文件第6页浏览型号LF48212JC20的Datasheet PDF文件第7页浏览型号LF48212JC20的Datasheet PDF文件第8页浏览型号LF48212JC20的Datasheet PDF文件第9页  
LF48212
设备公司
12× 12位的Alpha调音台
LF48212
设备公司
12× 12位的Alpha调音台
描述
该LF48212是一个高速视频
阿尔法混频器能够混合视频
在实时视频速率的信号。它
取两个12位的视频信号,并
混合在一起使用的alpha
混合因素。阿尔法决定
权重,每个视频信号
混合操作过程中接收。
所输入的视频数据可以处于
未签名或二进制补码
格式,但两个输入必须在
相同的格式。独立CON-
受控可编程延迟级是
规定的输入和控制
信号,以允许对allignment
输入的数据,如果有必要的。延迟
阶段可以被编程为具有
从0到7的延迟。该13位的输出
的α混合器被注册
三态驱动器和可
圆形至8,10 ,12,或13位。
特点
u
50 MHz的数据和计算
u
二进制补码或无符号
操作数
u
板载可编程延迟
阶段
u
可编程输出舍入
u
替换哈里斯HSP48212
u
封装类型:
• 68引脚PLCC , J形引线
• 64引脚PQFP
LF48212 B
LOCK
D
IAGRAM
α
11-0
12
DINA
11-0
12
DINB
11-0
12
绕行
DEL
LD
延时控制
注册
15
0-7
0-7
0-7
格式
格式
α
CLK
MIXEN
OE
1.0 –
α
调整
TC
0-7
4
格式
RND
1-0
0-7
2
4
13
注意:在寄存器中的数字表示
NUMBER流水线延迟的。
DOUT
12-0
视频影像产品
1
08/16/2000–LDS.48212-F