欢迎访问ic37.com |
会员登录 免费注册
发布采购

LF9502JC25 参数 Datasheet PDF下载

LF9502JC25图片预览
型号: LF9502JC25
PDF下载: 下载PDF文件 查看货源
内容描述: 2K可编程线路缓冲区 [2K Programmable Line Buffer]
分类和应用: 外围集成电路时钟
文件页数/大小: 7 页 / 54 K
品牌: LOGIC [ LOGIC DEVICES INCORPORATED ]
 浏览型号LF9502JC25的Datasheet PDF文件第2页浏览型号LF9502JC25的Datasheet PDF文件第3页浏览型号LF9502JC25的Datasheet PDF文件第4页浏览型号LF9502JC25的Datasheet PDF文件第5页浏览型号LF9502JC25的Datasheet PDF文件第6页浏览型号LF9502JC25的Datasheet PDF文件第7页  
LF9502
设备公司
2K可编程线路缓冲区
LF9502
设备公司
2K可编程线路缓冲区
描述
LF9502
是一个高速, 10位
可编程线路缓冲区。一些
应用LF9502的是有用的
包括采样率转换,数据
时间压缩/扩展,软
器控制的数据对准,并且
可编程的串行数据移位。通过
使用MODSEL销,两个不同的
可以选择的操作模式:
延迟模式和数据循环
模式。延迟模式提供
至少2至最高2049
之间的延迟时间的时钟周期
输入与该设备的输出。该
数据再循环模式提供
从数据输出到反馈路径
数据输入以用作编程
序的循环缓冲区。
通过使用长度控制输入
( LC
10-0
)和长度控制使
( LCEN )延迟缓冲器的长度
或再循环延迟的量可以
进行编程。提供延迟
值的LC
10-0
输入和驱动
LCEN LOW将加载延迟值
插入长度控制寄存器
下一个选择的时钟边沿。两个寄存器
TER值,一是前述的编程
梅布尔延迟RAM和1以下,
都包含在延迟路径。 There-
脱颖而出,编程的延迟值
应等于所期望的延迟减
2.这因此意味着
值加载到长度控制
必须登记范围从0到2047 (以
提供的2的整体范围2049 ) 。
时钟输入端的有效边沿,
无论是正或负的边缘,可以
与时钟选择选择
( CLKSEL )输入。所有的时间周期是根据
由选择的有效时钟边沿
CLKSEL 。数据可以被保持tempo-
rarily通过使用时钟使能
( CLKEN )输入。
特点
u
50 MHz最大工作
频率
u
从可编程的缓冲区长度
2 ,以2049个时钟周期
u
10位数据输入和输出
u
数据时延和数据再循环
模式
u
支持上升沿或下降沿
系统时钟
u
可扩展的数据字宽度或
缓冲区长度
u
44引脚PLCC , J形引线
LF9502 B
LOCK
D
IAGRAM
MODSEL
LCO
10-0
11
LCEN
注册
注册
11
可编程
2K RAM延时
注册
DI
9-0
10
10
10
注册
10
OE
10
10
MUX
DO
9-0
10
CLKSEL
CLKEN
CLK
时钟
发电机
所有的寄存器
视频影像产品
1
08/16/2000–LDS.9502-G