欢迎访问ic37.com |
会员登录 免费注册
发布采购

LS7083 参数 Datasheet PDF下载

LS7083图片预览
型号: LS7083
PDF下载: 下载PDF文件 查看货源
内容描述: 正交时钟转换器 [QUADRATURE CLOCK CONVERTER]
分类和应用: 转换器时钟
文件页数/大小: 4 页 / 42 K
品牌: LSI [ LSI COMPUTER SYSTEMS ]
 浏览型号LS7083的Datasheet PDF文件第2页浏览型号LS7083的Datasheet PDF文件第3页浏览型号LS7083的Datasheet PDF文件第4页  
LSI / CSI
UL
®
LS7083/7084
( 631 ) 271-0400传真( 631 ) 271-0405
2000年10月
LSI计算机系统有限公司1235惠特曼路,梅尔维尔,纽约州11747
A3800
正交时钟转换器
产品特点:
• x1和x4模式选择
•高达16 MHz的输出时钟频率
•可编程输出时钟脉冲宽度
•片上滤波输入光或
磁性编码器的应用程序。
• TTL和CMOS兼容的I / O
• + 4.5V至+ 10.0V操作(V
DD
-V
SS
)
• LS7083 , LS7084 ( DIP )
LS7083 -S , LS7084 -S ( SOIC ) - 参见图1
描述:
在LS7083和LS7084是单片CMOS硅栅
正交时钟转换器。得到的正交时钟信号
从光学或磁性编码器中,当施加到A
和LS7083 / LS7084的B输入,转换为字符串
截至时钟和向下时钟( LS7083 )或时钟和
向上/向下方向控制( LS7084 ) 。这些输出可以
与标准的向上/向下计数器二直接连接
校正和位置传感编码器。
输入/输出说明:
RBIAS
(引脚1)
输入外部组件连接。电阻CON-
该输入和V之间连接的
SS
调节输出时钟
脉冲宽度( TOW) 。为了正常工作,输出时钟
脉冲宽度必须小于或等于A,B的脉冲
分离(T
OW
≤T
PS )
.
V
DD
( 2脚)
电源电压的正极。
V
SS
( 3针
)
电源电压的负端。
A
(引脚4 )
正交时钟输入A.此输入滤波电路,以
验证输入的逻辑电平,消除编码器抖动。
B
(引脚5 )
正交时钟输入B.该输入具有滤波器电路
相同的输入A.
x4/x1
(引脚6 )
操作x1和x4模式之间的输入选择。
一个高层次的选择X4模式和低层次的选择X1
模式。在×4模式下,对于每个生成的输出脉冲
在转型期A或B的输入。在×1模式下,输出
脉冲在一个组合的A / B输入周期中产生。
(参见图2)。
7083/84-100600-1
引脚分配 - 顶视图
LSI
LS7083
LSI
LS7084
图1
RBIAS
1
8
7
6
UPCK
V
DD ( + V)
2
V
SS ( -V )
3
A 4
DNCK
x4/x1
5
B
RBIAS
V
DD ( + V)
1
2
8
7
6
CLK
UP / DN
x4/x1
V
SS ( -V )
3
A
4
5
B
LS7083 - DNCK
(引脚7 )
在LS7083 ,这是向下时钟输出。此输出CON-
低脉冲信号的sists时产生的输入滞后于B
输入。
LS7084 - UP / DN
(引脚7 )
在LS7084 ,这是计数方向指示输出。
当A输入超前于B输入时, UP / DN输出为高电平
这表明计数方向是向上。当A输入滞后
的B输入端, UP / DN输出变低,指示计
方向是向下。
LS7083 - UPCK
(引脚8 )
在LS7083 ,这是UP时钟输出。此输出由
低脉冲信号时产生的输入超前于B IN-
放。
LS7084 - CLK
(引脚8 )
在LS7084 ,这是结合UP时钟和DOWN时钟
输出。在任一时刻的计数方向由表示
UP / DN输出(引脚7 ) 。
注意:
对于LS7084 , CLK的定时和UP / DN重新
张塌塌米,该计数器与在LS7084计数接口
在CLK脉冲的上升沿。