欢迎访问ic37.com |
会员登录 免费注册
发布采购

LS7183 参数 Datasheet PDF下载

LS7183图片预览
型号: LS7183
PDF下载: 下载PDF文件 查看货源
内容描述: 正交时钟转换器 [QUADRATURE CLOCK CONVERTER]
分类和应用: 转换器时钟
文件页数/大小: 4 页 / 42 K
品牌: LSI [ LSI COMPUTER SYSTEMS ]
 浏览型号LS7183的Datasheet PDF文件第2页浏览型号LS7183的Datasheet PDF文件第3页浏览型号LS7183的Datasheet PDF文件第4页  
LSI / CSI
UL
®
LS7183/LS7184
( 631 ) 271-0400传真( 631 ) 271-0405
2001年8月
LSI计算机系统有限公司1235惠特曼路,梅尔维尔,纽约州11747
A3800
正交时钟转换器
产品特点:
•为x1,x2和x4分辨率
•可编程输出脉冲宽度( 200纳秒至140μs )
•输出脉冲宽度调节优秀
• TTL和低电压CMOS兼容的I / O
• + 3V至+ 5.5V工作电压(V
DD
-V
SS
)
• LS7183 , LS7184 ( DIP )
LS7183 -S , LS7184 -S ( SOIC ) - 参见图1
描述:
在LS7183和LS7184是单片CMOS硅栅
正交时钟转换器。正交时钟信号源自
光学或磁性编码器中,当施加到A和B的
在LS7183 / LS7184的输入,转换为向上的字符串
时钟和向下时钟( LS7183 )或一个时钟和一个上/
下行方向控制( LS7184 ) 。这些输出可以IN-
直接与标准的向上/向下计数器方向terfaced
化和位置感知编码器。
输入/输出说明:
RBIAS
(引脚1)
输入外部组件连接。连接一个电阻
该输入和V之间
SS
调节输出时钟脉冲
宽度( TOW) 。
V
DD
( 2脚)
电源电压的正极。
V
SS
( 3针
)
电源电压的负端。
A,B
( 4脚, 5脚)
正交时钟输入端A和B.定向输出脉冲
根据图从A和B的时钟产生的。 2,甲乙
输入有内置的免疫力噪声信号小于50ns
持续时间(延迟确认,T
VD
) 。 A和B投入在 -
一个方向输出时钟发生期间禁止的
( UPCK或DNCK ) ,使杂散时钟从烯得到的
编码器的抖动都将被拒绝。
模式
(引脚6 )
模式是一个三态输入选择分辨率X1,X2或X4 。该
输入正交时钟速率乘以1 , 2和4个因子
在为x1,x2和x4模式分别产生输出
UP / DOWN的时钟(参见图2) 。 ×1 ,选择由x2和x4模式
MODE输入逻辑电平如下所示:
模式= 0
: X1选择
模式= 1
: X2选择
模式=浮动: X4选择
7183/84-071201-1
引脚分配 - 顶视图
RBIAS
V
DD ( + V)
1
8
7
6
UPCK
LSI
LS7183
2
3
4
DNCK
模式
V
SS ( -V )
A
5
B
RBIAS
V
DD ( + V)
1
2
3
8
7
6
CLK
LSI
LS7184
UP / DN
模式
V
SS ( -V )
A
4
5
B
图1
LS7183 - DNCK
(引脚7 )
在LS7183 ,这是向下时钟输出。此输出
由时产生的输入低脉冲信号
滞后的B输入端。
LS7184LV - UP / DN
(引脚7 )
在LS7184 ,这是计数方向指示输出。
当A输入超前于B输入时, UP / DN输出变
高表明计数方向是向上。当A
输入滞后的B输入端, UP / DN输出变为低电平,
这表明计数方向是向下。
LS7183 - UPCK
(引脚8 )
在LS7083LV ,这是UP时钟输出。此输出
由时产生的输入低脉冲信号
导致的B输入端。
LS7184 - CLK
(引脚8 )
在LS7184 ,这是结合UP时钟和DOWN
时钟输出。在任一时刻的计数方向是
通过UP / DN输出(引脚7 )表示。
注意:
对于LS7184 , CLK的定时和UP / DN
要求与LS7184计数,计数器接口
在CLK脉冲的上升沿。