欢迎访问ic37.com |
会员登录 免费注册
发布采购

MV78100 参数 Datasheet PDF下载

MV78100图片预览
型号: MV78100
PDF下载: 下载PDF文件 查看货源
内容描述: 发现™系列的创新CPU系列硬件规格 [Discovery™ Innovation Series CPU Family Hardware Specifications]
分类和应用:
文件页数/大小: 124 页 / 1524 K
品牌: MARVELL [ MARVELL TECHNOLOGY GROUP LTD. ]
 浏览型号MV78100的Datasheet PDF文件第48页浏览型号MV78100的Datasheet PDF文件第49页浏览型号MV78100的Datasheet PDF文件第50页浏览型号MV78100的Datasheet PDF文件第51页浏览型号MV78100的Datasheet PDF文件第53页浏览型号MV78100的Datasheet PDF文件第54页浏览型号MV78100的Datasheet PDF文件第55页浏览型号MV78100的Datasheet PDF文件第56页  
MV78100
硬件规格
链路故障被检测到,如果在PCI Express链路涨( LTTSSM L0状态),并回落到一个
非活动状态( LTSSM检测状态) 。当检测到链路故障:
可屏蔽中断被断言
如果PCI Express调试控制寄存器的<conf_dis_link_fail_reg_rst>被清零,
MV78100也复位的PCI Express寄存器文件到默认值。
该MV78100触发内部复位,如果不通过PCI Express的调试控制寄存器的屏蔽
<conf_msk_link_fail>位。
是否由一个热复位或链路故障启动,该内部复位指示可以被路由到
SYSRST_OUTn输出的解释
外部
复位逻辑可以响应断言SYSRSTn和复位整个芯片。
只有PEX0端口(或四X1配置PEX0.0端口)可以作为PCI Express的
端点,并且只有这个端口可以产生在PCI Express内部复位指示。
7.4
引脚配置示例
下面的引脚在SYSRSTn去断言采样。内部上拉/下拉电阻设定
默认模式。外部上拉/下拉电阻需要更改的默认模式
操作。这些信号必须保持上拉或下拉,直到SYSRSTn去断言(零保留
时间对于SYSRSTn去断言) 。
如果外部逻辑来代替拉和下拉电阻,逻辑必须驱动
所有在SYSRSTn断言信号到所需的值。为了防止总线
争对这些引脚的外部逻辑必须不迟浮动车比第三
SYSRSTn去断言后TCLK周期。参阅
MV76100 , MV78100和
MV78200设计指南
了解更多信息。
所有复位采样值在复位样品(低)注册和复位样品
(高)寄存器(请参阅设备接口寄存器中
MV76100 , MV78100和
MV78200功能规范) 。
这是电路板调试目的。
多个功能适用于DEV_AD [31: 9]和DEV_WEn [3: 1] ,如上述
如果外部设备驱动任何这些
信号,请务必保留此外部设备处于复位状态(防止其驾驶)或
用胶水逻辑,只要从MV78100断开它作为MV78100 SYSRSTn
输入的确认。
表22 :复位配置
PI ñ
DEV_AD[0]
宝宽E R R一IL
VDDO_C
Ç 0:N网络连接区R A吨IO N· ü NC吨IO ñ
版权所有
此信号必须被采样为0 ,在复位解除断言。
注意事项:
•内部下拉为0x0 。
•电路板的设计应支持未来的上拉/下拉要求
该引脚。
设置建议将下面的硅样品被公开。
MV- S104552 - U0 Rev. D的
第52页
文档分类:专有信息
©2008 Marvell公司
2008年,初步12月6日,