MV78200
发现™系列的创新CPU系列
硬件规格
产品概述
在Marvell的建设
®
高性能的Sheeva
™
CPU核心, MV78200是探索的一部分
™
创新系列CPU系列。
该MV78200最佳设计为广泛的
应用范围从复杂的路由器,
交换机和无线基站到高产量
存储和激光打印机的应用程序。
该MV78200集成了两个完全
用于ARMv5TE兼容的双发CPU内核,具有
双精度,符合IEEE浮点单元
( FPU )和512KB二级缓存。
其创新的交叉架构,先进的
通信外设,以及高性能调校
接口,使之成为完美的,高性能的解决方案
对于嵌入式应用,如:
•
集成存储加速引擎( 2 XOR
DMA或iSCSI CRC引擎)
•
计时器
•
中断控制器
的Sheeva
™
双CPU的问题与FPU支持
•
高达1 GHz
•
超级标量,双CPU的问题
•
单精度和双精度FPU支持
•
32位和16位RISC体系结构
•
符合v5TE的架构,刊登在
ARM建筑师参考手册,
再版
•
支持32位指令集的性能和
灵活性
•
支持代码16位Thumb指令集
密度
•
支持DSP指令,以提高性能
用于信号处理的应用程序
•
包括MMU支持虚拟内存功能
•
MPU可以使用MMU的,而不是
•
32 KB I- Cache和32 KB数据缓存,奇偶校验
保护
•
512 KB统一的L2高速缓存, ECC保护
•
64位内部数据总线
•
可变流水线阶段,六到九个阶段
•
乱序执行,以提高性能
•
在-为了通过重排序缓存( ROB)退休
•
分支预测单元
•
支持JTAG / ARM - ICE兼容
•
同时支持大端和小端模式
DDR2 SDRAM控制器
•
高达400 MHz的时钟频率( DDR2-800 MHz的
数据速率)
•
DDR SDRAM为1的时钟比率: N和2 :N
(高达1:5)的DDR SDRAM和
的Sheeva
™
核心,分别
•
SSTL 1.8V的I / O
•
I / O的输出阻抗自动校准
•
支持四个DRAM银行
•
支持所有DDR器件,密度高达2千兆
•
高达4 GB的地址空间
•
•
•
•
•
•
打印机
核心和边缘路由器
蜂窝基站
以太网交换机管理
存储阵列
网络附加存储( NAS)设备
该MV78200包括
•
两个高性能的Sheeva
™
双CPU的问题
与IEEE兼容FPU支持
•
每个CPU 512 KB二级高速缓存
•
高带宽的DDR II存储器接口( 64分之32位
DDR2-800 MHz的数据速率与8位ECC
选项)
•
与多达五个芯片选择8位/ 16位/ 32位器件的总线,
与NAND和NOR Flash的支持
•
两个x4宽的PCI Express集成端口
PHY ;每一个也可以作为4 x1端口
•
四个千兆以太网MAC控制器
•
3个USB 2.0端口,带集成PHY
•
两个SATA 2.0接口,集成3Gbps的SATA II
PHY
•
安全加密引擎
•
四16550兼容UART
•
双通道SLIC /编解码器TDM接口
•
四个IDMA引擎
©2008 Marvell公司
2008年,初步12月6日,
文档分类:专有信息
MV- S104671 - U0版本C
第3页