欢迎访问ic37.com |
会员登录 免费注册
发布采购

MX25L4005M2I-15G 参数 Datasheet PDF下载

MX25L4005M2I-15G图片预览
型号: MX25L4005M2I-15G
PDF下载: 下载PDF文件 查看货源
内容描述: 4M- BIT [ ×1 ] CMOS串行闪存 [4M-BIT [x 1] CMOS SERIAL FLASH]
分类和应用: 闪存存储内存集成电路光电二极管时钟
文件页数/大小: 41 页 / 690 K
品牌: MCNIX [ MACRONIX INTERNATIONAL ]
 浏览型号MX25L4005M2I-15G的Datasheet PDF文件第2页浏览型号MX25L4005M2I-15G的Datasheet PDF文件第3页浏览型号MX25L4005M2I-15G的Datasheet PDF文件第4页浏览型号MX25L4005M2I-15G的Datasheet PDF文件第5页浏览型号MX25L4005M2I-15G的Datasheet PDF文件第7页浏览型号MX25L4005M2I-15G的Datasheet PDF文件第8页浏览型号MX25L4005M2I-15G的Datasheet PDF文件第9页浏览型号MX25L4005M2I-15G的Datasheet PDF文件第10页  
MX25L4005
保持功能
HOLD #引脚信号变为低电平保持与设备的串行通信。在HOLD功能将不会停止运行
的写状态寄存器,编程或擦除正在进行中。
HOLD的操作需要片选信号( CS # )保持低开工上HOLD #引脚信号,同时串行的下降沿
时钟( SCLK )信号为低(如串行时钟信号不为低,保持操作之前不会启动串行时钟
信号为低) 。在HOLD #引脚信号的上升沿保持状态结束,而串行时钟( SCLK )信号
为低(如果串行时钟信号不被低,保持操作不会结束,直到串行时钟为低) ,见图1 。
图1.保持状态下运行
SCLK
HOLD #
HOLD
条件
(标准使用)
HOLD
条件
(非标准使用)
串行数据输出( SO )是高阻抗,无论串行数据输入( SI )和串行时钟( SCLK )的过程中不小心
在保持操作。如果片选信号(CS # )信号变为HOLD操作过程中的高,但对重设内部的影响
该装置的逻辑。它来驱动HOLD#信号为高电平,然后以驱动CS#低重新开始通信是必要
与设备。
P / N : PM1236
6
REV 。 1.1 ,九月30 , 2005年