MDT10P7301
4.引脚分配
/ MCLR
PA0/AIC0
PA1/AIC1
PA2/AIC2
PA3/AIC3/Vref
PA4/T0CKI
PA5/SS/AIC4
VSS
OSC1/CLKIN
OSC2/CLKOUT
PC0/T1OSO/T1CKI
PC1/T1OSI
PC2/CCP
PC3/SCK
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
PB7
PB6
PB5
PB4
PB3
PB2
PB1
PB0/INT
VDD
VSS
PC7
PC6
PC5/SDO
PC4/SDI
MDT10P7301K11(SKINNY)
MDT10P7301S11(SOP)
MDT10P7301SS11(SSOP)
5.订购信息
设备
MDT10P7301K11
MDT10P7301S11
MDT10P7301SS11
只读存储器
(字)
4K
4K
4K
内存
(字节)
192
192
192
I / O
22
22
22
A / D
( 10比特)
5-channel
5-channel
5-channel
定时器
(8/16)
2/1
2/1
2/1
CCP
2
2
2
SCM /
USART
是/是
是/是
是/是
包
紧身
SOP
SSOP
6.引脚功能说明
引脚名称
PA0 〜PA3 , PA5
PA4
PB0~PB7
I / O
I / O
I / O
I / O
功能说明
A口, TTL输入电平/模拟输入通道
PA4 ,施密特触发器输入电平,开漏输出
端口B ,TTL输入电平/ PB0 :外部中断输入
PB4 〜 PB7 :中断引脚电平变化
PC0~PC7
/ MCLR
OSC1/CLKIN
OSC2/CLKOUT
I / O
I
I
O
端口C,施密特触发器输入电平
主清除,施密特触发器输入电平
振荡器输入/外部时钟输入
振荡器输出/ RC模式, CLKOUT引脚1/4
CLKIN频率
VDD
VSS
电源
地
本规范恕不另行通知进行更改。任何最新信息
请预览的http ; // www.mdtic.com.tw
P. 2
2008/06版本。 1.2