欢迎访问ic37.com |
会员登录 免费注册
发布采购

SY100E111LEJC 参数 Datasheet PDF下载

SY100E111LEJC图片预览
型号: SY100E111LEJC
PDF下载: 下载PDF文件 查看货源
内容描述: 5V / 3.3V 1 : 9差分时钟驱动器( W / ENABLE ) [5V/3.3V 1:9 DIFFERENTIAL CLOCK DRIVER (w/ENABLE)]
分类和应用: 时钟驱动器逻辑集成电路
文件页数/大小: 6 页 / 78 K
品牌: MICREL [ MICREL SEMICONDUCTOR ]
 浏览型号SY100E111LEJC的Datasheet PDF文件第2页浏览型号SY100E111LEJC的Datasheet PDF文件第3页浏览型号SY100E111LEJC的Datasheet PDF文件第4页浏览型号SY100E111LEJC的Datasheet PDF文件第5页浏览型号SY100E111LEJC的Datasheet PDF文件第6页  
麦克雷尔INC 。
5V / 3.3V 1 : 9差分
时钟驱动器( W / ENABLE )
SY10E111AE/LE
SY100E111AE/LE
精密边缘
®
SY10E111AE/LE
精密边缘
®
SY100E111AE/LE
特点
s
5V和3.3V电源选项
s
200ps的一部分,对部分歪斜
s
50PS的输出至输出扭曲
s
差异化设计
s
V
BB
产量
s
使能输入
s
电压和温度补偿输出
s
75K
输入下拉电阻
s
摩托罗拉MC10 / 100E111完全兼容
s
可提供28引脚PLCC封装
精密边缘
®
描述
该SY10 / 100E111AE / LE是低偏移1至9差
驱动程序专为记时钟分配。该SY10 /
100E111AE / LE的功能和性能都类似于
流行SY10 / 100E111 ,以较低的改进
抖动和低电压操作的附加特征。它
接受一个信号输入端,它可以是差分或
单端,如果V
BB
输出被使用。该信号被扇
出到9相同的差分输出。使能输入
还提供了这样一个逻辑高电平禁止器件由
迫使所有的Q输出低电平,所有的Q输出高电平。
该E111AE / LE是专门设计,建模和
生产的低偏移为主要目标。优化设计
和布局成为内门门倾斜,尽量减少
设备,和经验模型被用于确定过程
控制限额,以确保一致吨
pd
从发行
很多很多。最终的结果是可靠的,有保证的低
歪斜的设备。
以确保紧密歪斜规格被满足它
必要的是,差分输出的两侧都
端接至50Ω ,即使正在使用仅一面。在
大多数应用中,所有9个差分对将被使用
并因此终止。在该情况下,较少的那
9双被使用,它是必要的,以终止至少
在相同的封装侧的一对(S )为输出对
用于在该侧,以便保持最小歪斜。
如果不这样做会导致小降级
传播延迟的输出( 10-20ps的顺序) (多个)
正在使用哪个,而不是灾难性的,以最
设计中,将意味着歪斜裕度的损失。
该E111AE / LE ,与大多数其他ECL器件,可以
从积极的V操作
CC
供应PECL模式。
这允许E111AE / LE用于高性能
在+ 5V / + 3.3V的系统时钟分配。设计人员可以
利用E111AE / LE的性能来
通过背板或分发低偏移时钟
板。在一个PECL环境,串联或戴维宁线
终端通常用作它们不需要额外的
电源供应器。对于包含GTL系统,并行
终止趁着提供最低功耗
在1.2V供电的终端电压。
框图
Q
0
Q
0
Q
1
Q
1
Q
2
Q
2
Q
3
Q
3
IN
IN
Q
4
Q
4
Q
5
EN
Q
5
Q
6
Q
6
Q
7
Q
7
Q
8
V
BB
Q
8
引脚名称
IN ,IN
EN
Q
0
, Q
0
— Q
8
, Q
8
V
BB
V
CCO
功能
差分输入对
使能输入
差分输出
V
BB
产量
V
CC
输出
精密Edge是麦克雷尔公司的注册商标。
M9999-032006
hbwhelp@micrel.com或(408) 955-1690
转:G
修订: / 0
2006年3月
1
修订日期: