欢迎访问ic37.com |
会员登录 免费注册
发布采购

SY100E111JC 参数 Datasheet PDF下载

SY100E111JC图片预览
型号: SY100E111JC
PDF下载: 下载PDF文件 查看货源
内容描述: 1 : 9差分时钟驱动器具有使能 [1:9 DIFFERENTIAL CLOCK DRIVER WITH ENABLE]
分类和应用: 时钟驱动器逻辑集成电路
文件页数/大小: 4 页 / 81 K
品牌: MICREL [ MICREL SEMICONDUCTOR ]
 浏览型号SY100E111JC的Datasheet PDF文件第2页浏览型号SY100E111JC的Datasheet PDF文件第3页浏览型号SY100E111JC的Datasheet PDF文件第4页  
1 : 9差分时钟
驱动器与启用
发条™
SY10E111
SY100E111
特点
s
低偏移
s
扩展100E V
EE
-4.2V范围为-5.5V
s
保证歪斜限制
s
差异化设计
s
V
BB
产量
s
使能输入
s
行业标准10KH , 100K完全兼容
I / O电平
s
75K
输入下拉电阻
s
与摩托罗拉MC10E / 100E111完全兼容
s
可提供28引脚PLCC封装
描述
该SY10 / 100E111是低偏移1至9差
驱动程序专为在新的时钟分配,高
性能ECL系统。他们接受一个差分或
单端输入,与V
BB
用于单端
操作。该信号被扇出到9相同
差分输出。一个使能输入端,还提供这样的
一个逻辑高电平通过强制所有Q禁用器件
输出低电平,所有的Q输出高电平。
该装置是专门设计和制造用于低
歪斜。互连方案和金属布局
小心为最小内栅极到栅极歪斜优化
该设备。晶圆表征与过程控制
确保传播延迟,从很多一致的分布
到很多。由于E111共享一套通用的“基础”
处理与ECLinPS家族的其他成员,
晶圆特性的器件个性化的点
允许严格控制的参数,包括
传播延迟。
以保证歪斜规格被满足,这是
必要的是,差分输出的两侧都
端接至50Ω ,即使正在使用仅一面。 LN
大多数应用中,所有9个差分对将被使用
的,因此,终止。在该情况下,比少
9双被使用,它是必要的,以终止至少
在同一个包侧输出对(即共享
同样的V
CCO
作为一对(多个)上的那一侧被使用),以便
维持最低歪斜。
在V
BB
输出是用于使用作为基准
电压为单端接收ECL信号到
唯一设备。当使用V
BB
为此目的,它是
建议V
BB
被分离到V
CC
通过一个0.01μF
电容。
框图
Q
0
Q
0
Q
1
Q
1
Q
2
Q
2
Q
3
Q
3
IN
IN
EN
Q
5
Q
6
Q
6
Q
7
Q
7
Q
8
V
BB
Q
8
Q
4
Q
4
Q
5
冯:B
修订: / 2
1
发行日期: 1998年2月