PIC16F631/677/685/687/689/690
PIC16F677 Pin Diagram
20-pin PDIP, SOIC, SSOP
V
DD
RA5/T1CKI/OSC1/CLKIN
RA4/AN3/T1G/OSC2/CLKOUT
RA3/MCLR/V
PP
RC5
RC4/C2OUT
RC3/AN7C12IN3-
RC6/AN8/SS
RC7/AN9/SDO
RB7
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
SS
RA0/AN0/C1IN+/ICSPDAT/ULPWU
RA1/AN1/C12IN0-/V
REF
/ICSPCLK
RA2/AN2/T0CKI/INT/C1OUT
RC0/AN4/C2IN+
RC1/AN5/C12IN1-
RC2/AN6/C12IN2-
RB4/AN10/SDI/SDA
RB5/AN11
RB6/SCK/SCL
TABLE 2:
I/O
RA0
RA1
RA2
RA3
RA4
RA5
RB4
RB5
RB6
RB7
RC0
RC1
RC2
RC3
RC4
RC5
RC6
RC7
—
—
Note 1:
Pin
19
18
17
4
3
2
13
12
11
10
16
15
14
7
6
5
8
9
1
20
PIC16F677 PIN SUMMARY
Analog
AN0/ULPWU
AN1/V
REF
AN2
—
AN3
—
AN10
AN11
—
—
AN4
AN5
AN6
AN7
—
—
AN8
AN9
—
—
Comparators
C1IN+
C12IN0-
C1OUT
—
—
—
—
—
—
—
C2IN+
C12IN1-
C12IN2-
C12IN3-
C2OUT
—
—
—
—
—
Timers
—
—
T0CKI
—
T1G
T1CKI
—
—
—
—
—
—
—
—
—
—
—
—
—
—
SSP
—
—
—
—
—
—
SDI/SDA
—
SCL/SCK
—
—
—
—
—
—
—
SS
SDO
—
—
Interrupt
IOC
IOC
IOC/INT
IOC
IOC
IOC
IOC
IOC
IOC
IOC
—
—
—
—
—
—
—
—
—
—
Pull-up
Y
Y
Y
Y
(1)
PIC16F677
Basic
ICSPDAT
ICSPCLK
—
MCLR/V
PP
OSC2/CLKOUT
OSC1/CLKIN
—
—
—
—
—
—
—
—
—
—
—
—
V
DD
V
SS
Y
Y
Y
Y
Y
Y
—
—
—
—
—
—
—
—
—
—
Pull-up activated only with external MCLR configuration.
©
2007 Microchip Technology Inc.
DS41262D-page 3