MOSA
的SDA和SCL总线时序
SDA
t
f
SCL
MS6715
1立体声输入/ 2通道输出音频处理器
t
低
t
r
t
SU ; DAT
t
f
t
HD ; STA
t
SP
t
r
t
BUF
S
t
HD ; STA
t
HD ; DAT
t
高
t
SU ; STA
S
r
t
SU ; STO
P
S
标准模式
符号
f
SCL
t
高清: STA
t
低
t
高
t
SU : STA
t
高清: DAT
t
苏: DAT
t
r
t
f
t
苏: STO
t
BUF
C
b
V
nL
V
nH
参数
民
0
4.0
4.7
4.0
4.7
0
250
-
-
4.0
4.7
-
最大
100
-
-
-
-
3.45
-
1000
300
-
-
400
-
-
单位
千赫
us
us
us
us
us
ns
ns
ns
us
us
pF
V
V
SCL时钟频率
保持时间(重复)启动条件。
在此期间后,将产生第一个时钟脉冲
SCL时钟的低电平周期
高周期的SCL时钟
建立时间重复起始条件
数据保持时间:
对于我
2
C总线设备
数据建立时间
上升SDA和SCL信号的时间
秋季SDA和SCL信号的时间
建立时间为停止条件
一个停止和启动条件之间的总线空闲时间
容性负载为每个公交专线
噪声容限在低电平为每个连接的设备(包括
0.1V
DD
滞后)
噪声容限高电平时为每个连接的设备(包括
0.2V
DD
滞后)
总线接口
数据被发送到和从MCU到MS6715经由SDA和SCL 。 SDA和SCL组成
BUS接口。但是应当注意的是,上拉电阻器必须被连接到正电源电压。
V
DD
Rp
Rp
上拉电阻
SDA(串行数据线)
SCL (串行时钟线)
MCU
MS6715
REV1.0
7
www.mosanalog.com