欢迎访问ic37.com |
会员登录 免费注册
发布采购

MC145567DW 参数 Datasheet PDF下载

MC145567DW图片预览
型号: MC145567DW
PDF下载: 下载PDF文件 查看货源
内容描述: PCM编码解码滤波器 [PCM Codec-Filter]
分类和应用: PC
文件页数/大小: 20 页 / 345 K
品牌: MOTOROLA [ MOTOROLA, INC ]
 浏览型号MC145567DW的Datasheet PDF文件第1页浏览型号MC145567DW的Datasheet PDF文件第2页浏览型号MC145567DW的Datasheet PDF文件第4页浏览型号MC145567DW的Datasheet PDF文件第5页浏览型号MC145567DW的Datasheet PDF文件第6页浏览型号MC145567DW的Datasheet PDF文件第7页浏览型号MC145567DW的Datasheet PDF文件第8页浏览型号MC145567DW的Datasheet PDF文件第9页  
设备描述
编解码器 - 过滤器,用于数字化和重构
人的声音。这些器件主要用于开发
电话网,以促进语音转换和反式
使命。一旦语音被数字化,它可通过切换
数字切换方法或传输距离长( T1 ,
微波,卫星等) ,而不会降低。名字
编解码器是从“编码器” (用于A / D用于digi-的缩写
tize声音)和“译码器”(用于在D / A用于reconstruct-
ING的声音) 。编解码器是两者兼具的A / D一台设备
和D / A转换。
数字化语音可理解需要一个信号对失真
的大约30dB以上的大约40分贝动态范围的比例。
这可以用一个线性13位A / D和D / A ,
但将远远超过所需要的信号与失真率在
振幅大于低于峰值振幅40分贝。
这多余的性能,每SAM-牺牲数据
PLE 。数据缩减的方法是通过实现的COM
按13位线性方案来扩8位
计划。有使用两种压扩方案:
沐-255法特别是在北美和A律
特别是在欧洲。这些扩计划是
接受世界各地。这些扩方案遵循
分段或“分段线性”曲线格式化为符号位,
3弦位和4位的步骤。对于给定的弦,六声道的所有
步骤青少年具有相同的电压的加权。作为
的模拟输入电压的增加,这四个步骤的比特增量
换货并进行三个和弦位,递增。
当弦位递增,步位的两倍
电压的权重。这导致6的有效分辨率
在整个42 dB动态比特(符号+和弦+四步位)
范围( 7和弦大于零,由每和弦6分贝) 。
表3和表4示出了线性量化电平为PCM
也就是说两个扩计划。
在采样环境中,奈奎斯特理论认为,以
正确采样的连续信号时,它必须在一个采样
频率高于两倍的信号的最高频率较高
组件。声音中包含上述3千赫的频谱能量,但
它的缺失是不损害可懂度。以减少
数字数据速率,这是正比于采样速率,一个
8 kHz采样率获得通过,具有频带 - 一致
宽度为3千赫。此采样需要一个低通滤波器,以
从扭曲限制上述​​3千赫的高频能量
带内的信号。电话线也受
50/60 Hz电源线耦合,它必须从衰减
由A / D转换器之前的高通滤波器的信号。
在D / A处理重建的楼梯版本
所需的带内信号,其具有在 - 的光谱图像
带信号调制的有关样本的频率和其
谐波。这些光谱图像,称为别名康波
堂费,需要进行衰减,以获得所需的信号。
低通滤波器用来衰减这些混叠康波
堂费通常被称为重建或平滑滤波器。
该MC145554 / 57 / 67分之64 PCM编解码器,过滤器有
编解码器,无论是presampling和重构滤波器,和一个
片上精密电压基准,以及无需外部
组件。
数字
引脚说明
FSR
接收帧同步
这是一个8千赫启用必须是同步的
BCLK R.继升FS ř边,一个在串行PCM码字
DR的时钟由BCLK R插入接收数据寄存器。 FS ř
同时启动对以前的PCM字解码。在AB-
FS的X中,将FS - [R脉冲的长度的SENCE ,可判定
矿井是否I / O符合短帧同步或
长帧同步约定。
DR
接收数字数据输入
BCLKR / CLKSEL
接收数据时钟和主时钟频率
选择器
如果该输入是一个时钟,它必须是128千赫之间
4.096兆赫,和同步FSR 。在同步
应用该引脚可在一个恒定的水平持有;然后
BCLKX被用作数据时钟为发送和
接收端,并且该引脚选择的假设频率
主时钟(见表1中
功能说明) 。
MCLKR / PDN
接收主时钟和关断控制
因为在这些所使用的共享DAC架构
设备中,只有一个主时钟是必需的。只要是FSX
时钟, MCLK X被用于导出所有的内部时钟,并且
MCLK R / PDN引脚只用作断电控制。如果
MCLK R / PDN引脚保持低电平或时钟源(以及至少一个
的帧同步信号的存在) ,所述部分被加电。如果这
引脚为高电平时,器件掉电。如果FS X不存在
但FS R的时钟依旧,器件进入接收半
渠道模式, MCLK R(如果时钟)产生
内部时钟。
MCLKX
传输主时钟
这个时钟用于产生内部时钟的时序;
它必须是1.536兆赫, 1.544兆赫,或2.048兆赫。
BCLKX
数据传输时钟
BCLK的X可为128千赫和之间的任何频率
4.096兆赫,但它应该是同步的MCLKX 。
DX
传输数字数据输出
这个输出是由FS X和BCLKX到输出受控
PCM数据字;否则该引脚处于高阻抗
状态。
FSX
发送帧同步
这是一个8千赫启用必须是同步的
BCLK X的上升FS X缘发起的传输
摩托罗拉
MC145554•MC145557•MC145564•MC145567
3