飞思卡尔半导体公司
复位和中断
5.3.1中央处理单元(CPU)的
复位之后,中央处理单元(CPU )读取从重启向量
在前三个周期相应的地址并开始执行指令。
堆栈指针和其他CPU寄存器后,立即是不确定的
复位;然而,在X和I的中断中的条件码寄存器屏蔽位( CCR)的
被设置为掩盖任何中断请求。另外,在CCR中的S位被设置为禁止
STOP模式。
5.3.2存储器映射
飞思卡尔半导体公司...
复位后, INIT寄存器初始化为$ 01美元, 00和映射的RAM
控制寄存器的$ 1000。
对于MC68HC811E2 , CONFIG寄存器复位到$ FF 。 EEPROM映射
位( EE [3: 0])放置在EEPROM $ F800 。参阅对存储器映射图
MC68HC811E2在
5.3.3定时器
在复位时,定时器系统初始化为$ 0000计数。预分频位
被清除,所有的输出比较寄存器初始化为$ FFFF 。所有输入
捕获寄存器复位后不确定的。输出比较1口罩
( OC1M )寄存器清零,这样成功过流1进行比较不会影响任何I / O
销。其他四个输出进行比较的构造使得它们不会影响任何
I /成功O引脚进行比较。所有的输入捕捉边沿检测电路
配置为捕获禁用操作。定时器溢出中断标志位,所有
8定时器功能中断标志被清除。所有九个定时器中断被禁止
因为他们的掩码位已被清除。
在PACTL寄存器中的I 4 / O5位清零来配置I 4 / O5功能
OC5 ;然而, OM5 :在TCTL1寄存器OL5控制位都清楚,所以OC5
不控制PA3引脚。
5.3.4实时中断( RTI)
实时中断标志( RTIF )被清零,自动硬件中断
蒙面。率控制位被复位之后清零,并且可以通过初始化
的实时中断(RTI)系统之前软件被使用。
5.3.5脉冲累加器
脉冲累加器系统复位时被禁用,使得脉冲累加器
输入(PAI )引脚默认为一个通用的输入引脚。
数据表
94
复位和中断
M68HC11E家庭 - 启示录5
摩托罗拉
欲了解更多有关该产品,
转到: www.freescale.com