欢迎访问ic37.com |
会员登录 免费注册
发布采购

MU9C4485A-70TCI 参数 Datasheet PDF下载

MU9C4485A-70TCI图片预览
型号: MU9C4485A-70TCI
PDF下载: 下载PDF文件 查看货源
内容描述: WidePort LANCAM㈢家庭 [WidePort LANCAM㈢ Family]
分类和应用: 存储内存集成电路静态存储器双倍数据速率局域网
文件页数/大小: 28 页 / 161 K
品牌: MUSIC [ MUSIC SEMICONDUCTORS ]
 浏览型号MU9C4485A-70TCI的Datasheet PDF文件第1页浏览型号MU9C4485A-70TCI的Datasheet PDF文件第2页浏览型号MU9C4485A-70TCI的Datasheet PDF文件第4页浏览型号MU9C4485A-70TCI的Datasheet PDF文件第5页浏览型号MU9C4485A-70TCI的Datasheet PDF文件第6页浏览型号MU9C4485A-70TCI的Datasheet PDF文件第7页浏览型号MU9C4485A-70TCI的Datasheet PDF文件第8页浏览型号MU9C4485A-70TCI的Datasheet PDF文件第9页  
WidePort LANCAM
®
家庭
引脚说明
所有信号都采用CMOS工艺技术与TTL电平。开始的斜杠( “/”)信号名称为低电平有效。输入
绝不能悬空。凸轮建筑吸引大量的电流在比较操作,强制要求使用良好的布局
而绕过技术。请参阅电气特性部分以获取更多信息。
/ E (芯片使能输入,TTL )
在/ E输入使能设备,而低。下降
缘注册的控制信号/ W , / CM , / EC 。上升
缘锁定菊花链,关闭DQ管脚,和时钟
目标和源段计数器。四
通过/ E启用循环类型如表2所示。
/ W(写使能输入, TTL )
期间的/ W输入选择数据流的方向
设备周期。 / W低选择写周期和/ W高
选择一个读周期。
/ CM (数据/命令选择,输入,TTL )
在/ CM的输入选择是否在输入信号上
DQ31-0的数据或命令。 / CM LOW选择命令
周期和/厘米高的选择数据周期。
/ EC (启用菊花链,输入,TTL )
在/ EC信号执行两种功能。在/ EC输入
允许/中频输出,以显示一个比较的结果,
如示于图6,如果/ EC指令为低时的下降沿/ E的
在一个给定的周期中,/中频输出被使能。否则,该
/ MF输出保持高电平。在/ EC信号也使
/ MF- / MI菊花链,供应选择设备
在LANCAMs的字符串以最高优先级的匹配。
表6a和6b说明/ EC号指令信号的上一个的影响
设备具有或不具有在两个标准和匹配
增强模式。 / EC必须在初始化时高。
DQ31-0 (数据总线,三态I / O , TTL )
该DQ31-0线传送数据,命令和状态来
并从WidePort LANCAM ,如表3所示。 / W的
和/ CM的控制信息的方向和性质
流向或从设备。当/ E为高电平, DQ31-0去
到高阻。
/ MF (匹配标志,输出, TTL )
的/ MF输出变为低电平时,一个或多个有效
在一个比较周期中发生匹配。 / MF变
有效的后/ E变为高电平上,使循环
菊花链(在第一周期/ EC号指令被登记低
由/ E之前的下降沿;参见图6) 。在一个
菊花链,在优先级较高的设备有效匹配( ES )
从/ MI输入/ MF传递。如果菊花链
已启用,但在比赛标志在控制禁用
注册时, / MF输出仅取决于/ MI输入
3
该装置的( / MF = / MI) 。 / MF是高,如果没有匹配
或当菊花链被禁用( / E变为高电平时,
/ EC是高在了/ E之前的下降沿) 。该
系统匹配标志的最后一个设备在/ MF引脚
菊花链。 / MF将被重置时的活性
配置寄存器组被改变。
/ MI (匹配输入,输入, TTL )
在/ MI输入优先于垂直级联器件
系统。它被连接到先前的/ MF输出
装置中的菊花链。在所述第一设备上的/ MI销
链必须置为高电平。
/ MA (设备匹配标志,输出, TTL )
在/ mA的输出为低电平时,一个或多个有效的匹配
发生在当前或前面的最后一个比较
周期。在/ MA输出不受/ EC或/ MI合格,
并反映了特定设备的匹配标志
状态寄存器。 / MA将被重置当前的寄存器时,
集被改变。
/ MM (设备的多个匹配标志,输出, TTL )
对/ mm输出为低电平时,多个有效
在当前或前面的最后一个匹配发生
比较周期。对/ mm输出的资格都没有了/ EC
或/ MI ,反映从多个匹配标志
特定设备的状态寄存器。 / MM会被重置时
当前的寄存器组被改变。
/ FF (满标志,输出, TTL )
如果在控制寄存器使能, / FF输出变为低电平
当没有空的存储单元的设备中存在
(和菊花链中的设备如上所指示
中/ FI引脚) 。该系统全旗是最后的/ FF引脚
设备的菊花链,下一个空闲地址所在
在设备与/ FI LOW和/ FF HIGH 。如果在禁用
控制寄存器中,/ FF输出仅取决于/ FI
输入( / FF = / FI) 。
/ FI (全部输入,输入, TTL )
在/ FI输入生成CAM-内存系统 - 全
显示在垂直串联系统。它被连接
到上设备的菊花链/ FF输出。
在一个链中的第一个设备上的/ FI引脚必须为低电平。
第2版