欢迎访问ic37.com |
会员登录 免费注册
发布采购

MU9C8K64-35TDC 参数 Datasheet PDF下载

MU9C8K64-35TDC图片预览
型号: MU9C8K64-35TDC
PDF下载: 下载PDF文件 查看货源
内容描述: MU9C RCP家庭 [MU9C RCP Family]
分类和应用: 存储内存集成电路静态存储器双倍数据速率
文件页数/大小: 35 页 / 1040 K
品牌: MUSIC [ MUSIC SEMICONDUCTORS ]
 浏览型号MU9C8K64-35TDC的Datasheet PDF文件第1页浏览型号MU9C8K64-35TDC的Datasheet PDF文件第2页浏览型号MU9C8K64-35TDC的Datasheet PDF文件第3页浏览型号MU9C8K64-35TDC的Datasheet PDF文件第4页浏览型号MU9C8K64-35TDC的Datasheet PDF文件第6页浏览型号MU9C8K64-35TDC的Datasheet PDF文件第7页浏览型号MU9C8K64-35TDC的Datasheet PDF文件第8页浏览型号MU9C8K64-35TDC的Datasheet PDF文件第9页  
引脚说明
MU9C RCP家庭
PA3-0 (页面地址,输出)
该PA3-0线传达页面地址信息。当
的/ OE输入为HIGH时, PA3-0输出是在其
高阻抗状态;当/ OE是低电平的PA3-0线
携带在配置举办的页面地址值
注册。该PA3-0线时,锁存/ E低,
可以随意更换,只有当/ E为高电平。页面
当前活动或最高优先级的地址值
响应装置是在同一时间输出,而根据
相同的条件下,作为AA总线是活动的。
/ AV (地址有效,输入)
当被选择的硬件控制,所述/ AV输入
判断空调巴士是否携带地址或控制
信息。当/ AV为低电平时, AC总线传达了
内存地址;当/ AV为HIGH时,AC总线传达
控制信息。的/ AV线的状态被登记
由/ E的下降沿。当软件控制
选择时, / AV线指令之间的区别
并在DQ31-0线数据;当/ AV为低电平时,数据
本上DQ31-0线;当/ AV是HIGH时,一个
指令是存在于DQ11-0线。
/ E (芯片使能输入)
在/ E输入主控芯片使能和同步
控制的MU9C RCP 。当/ E为高电平时,芯片
残疾人和DQ31-0线举行了
高阻抗状态。中/ E的下降沿注册
/ W , / CS1 , / CS2 , / AV , / AC总线, DSC和/ VB和
DQ31-0线为一个写周期。 / E为低的原因
以前的比较或存储器存取的结果是
锁定在PA : AA总线;当/ E变为高电平锁存器
打开,允许新的比较结果或随机
访问存储器的地址,以流动到PA :AA总线。
/ VB (有效位,三态,通用输入/
输出)
期间在DQ31-0线访问时, / VB线
传达有效性信息,并从MU9C RCP 。
在写周期( / W =低) ,当/ VB是低的
地址位置设置有效;当/ VB是高电平它被设置
空。在读周期( / W = HIGH )的有效性
所寻址的位置上读/ VB线。在一
写周期, / VB线的状态由注册
掉落/ E边缘。
/ CS1 , / CS2 (片选1 ,片选2 ,
输入)
在/ CS1和/ CS2投入启用MU9C RCP 。如果任
/ CS1或/ CS2是低电平时,器件选择了读,
写,或通过DQ31-0线比较周期,或为
一个内部的数据传输。在/ CS1和/ CS2线不
有PA任何影响: AA总线。中/ CS1的状态
和/ CS2的线是由/ E的下降沿注册。
/ MF (匹配标志,输出)
在/ MF输出表明一个有效的匹配是否有
在上一个比较周期发生。如果
/中频输出为高电平,在一个比较周期结束时,
然后发生了不匹配;如果是低则要么匹配
该装置内发生的,或/ MI的输入为低时,
从一个更高的优先级输出/ MF空调
装置中的系统。中/ MF线的状态不会
变化,直到后/ E在上升沿
比较周期。注意, / MF表示的结果
最近的比较周期;它不会改变时,
在PA : AA总线进行地址比其他比赛
地址。
/ W(写使能输入)
在/ W输入决定数据传输的方向上
在阅读DQ31-0线,写和数据移动
周期。当/ W为低电平时,数据流入DQ31-0
线;当/ W为高电平时,数据流出。在/ W系列还
目前AC总线上条件的控制状态,
DSC线。的/ W线的状态由注册
掉落/ E边缘。
/ MI (匹配输入,输入)
在/ MI投入下一个接收的匹配信息
在垂直方向上的级联更高优先级的MU9C RCP
系统,以提供系统级的优先级。当
/ MI输入为高电平时, / MF输出才变低,如果
还有就是在比较周期匹配;当/ MI
输入为低电平时, / MF输出将变低。在/ MF
从一个设备输出端连接到的所述/ MI输入
下一个较低优先级的设备。的中/ MI引脚
优先级最高的设备必须连接到高电平。
/ OE (输出使能输入)
在/ OE输入使PA : AA总线。当/ OE是
高电平时, PA: AA总线处于其高阻抗状态。
当/ OE是低电平, PA: AA总线处于活动状态,并且传达
最后一个比较周期匹配地址的结果或
内存访问地址。在垂直方向上的级联系统中,
只有PA :最高优先级设备的AA巴士会
由/ OE是低电平激活;在低优先级的设备,
在PA : AA总线保持在高阻抗不管
中/ OE的状态。
修订版8.04
5