欢迎访问ic37.com |
会员登录 免费注册
发布采购

DP83843BVJE 参数 Datasheet PDF下载

DP83843BVJE图片预览
型号: DP83843BVJE
PDF下载: 下载PDF文件 查看货源
内容描述: PHYTER [PHYTER]
分类和应用: 微控制器和处理器串行IO控制器通信控制器外围集成电路数据传输局域网
文件页数/大小: 87 页 / 781 K
品牌: NSC [ NATIONAL SEMICONDUCTOR ]
 浏览型号DP83843BVJE的Datasheet PDF文件第27页浏览型号DP83843BVJE的Datasheet PDF文件第28页浏览型号DP83843BVJE的Datasheet PDF文件第29页浏览型号DP83843BVJE的Datasheet PDF文件第30页浏览型号DP83843BVJE的Datasheet PDF文件第32页浏览型号DP83843BVJE的Datasheet PDF文件第33页浏览型号DP83843BVJE的Datasheet PDF文件第34页浏览型号DP83843BVJE的Datasheet PDF文件第35页  
3.0配置
(续)
虽然所有的零<00000>的地址选择将的LED输出的自适应特性有助于简化
结果PHY隔离模式下,这不会影响这些双重目的序列MAN-潜在的实施问题
销。
理访问。
每个PHYAD输入的状态被锁存到
PHYCTRL寄存器中的位[4: 0](地址19小时) ,在系统
电/复位取决于上拉或上拉
下拉电阻已安装的每个引脚。欲了解更多
有关细节锁存时序的要求
的PHY地址引脚,以及其它硬件CON组fi gu-
配给销,指的是复位总结在第5节。
由于PHYAD带选项分享LED输出引脚,
需要捆扎的外部组件和LED
使用必须以避免争用被考虑。
此外,的感知和自动极性功能
LED必须加以考虑。
具体来说,这些LED输出可用于驱动LED
直接地,或可用于提供状态信息到一个
网络管理设备。每个活动状态LED
输出驱动器是依赖于由所述取样的逻辑电平
在上电/复位对应的PHYAD输入。为
例如,如果一个给定的PHYAD输入通过电阻拉低
(标称10kΩ的电阻推荐),那么,对应
应的LED产值将CON组fi gured作为活性高
驱动程序。相反,如果一个给定的PHYAD输入电阻
拉高,则相应的LED输出将CON组
音响gured作为活性低的驱动程序。请参考图16为一个
例如LED & PHYAD连接到外部元件的
堂费,其中,在该示例中, PHYAD捆扎结果
在地址00011或十六进制03H或小数3 。
参考PHYCTRL寄存器(地址19h的)位[8: 6]
有关LED的操作和反对网络gu-更多信息
口粮。
3.3半双工与全双工
该DP83843支持半双工和全双工操作
在两个10 Mb / s的和100Mb / s的速度。
半双工是标准的,传统的运作模式
这依赖于CSMA / CD协议来处理冲突
和网络访问。在半双工模式下, CRS回应
到发送和接收活动,以保持
符合IEEE 802.3特定网络阳离子。
由于DP83843的架构,支持并发
发送和接收活动它能够支持全双工
全双工交换应用与总吞吐量
高达200 Mb / s的在100BASE -X模式下工作时。
由于CSMA / CD协议不适用于全屏
双工操作, DP83843简单地禁用其自己的
内部碰撞检测和报告功能和作案
音响上课载波侦听(CRS) ,使得它indi-行为
凯茨只能接收活动,让全双工能力
MAC地址才能正常运行。
所有工作模式下( 100BASE -TX , 100BASE- FX ,
10BASE -T (包括半字节和串行) )可以运行全双工
但是应该指出的是,全双工操作不
并不适用于典型的中继器的实现方式或AUI应用程序
阳离子。此外,除了CRS和碰撞报告 - 其他
荷兰国际集团,所有剩余的MII信号保持不变
不管选择的双工模式。
LED_COL/PHYAD[0]
10
κΩ
V
CC
1
κΩ
LED_FDPOL/PHYAD[4]
LED_LINK/PHYAD[3]
LED_RX/PHYAD[2]
1
κΩ
1
κΩ
1
κΩ
10
κΩ
10
κΩ
10
κΩ
10
κΩ
V
CC
图16. PHYAD捆扎和LED加载示例
31
1
κΩ
LED_TX/PHYAD[1]
www.national.com