欢迎访问ic37.com |
会员登录 免费注册
发布采购

M25P128-VMF6P 参数 Datasheet PDF下载

M25P128-VMF6P图片预览
型号: M25P128-VMF6P
PDF下载: 下载PDF文件 查看货源
内容描述: 128兆位(多电平),低电压,串行闪存与50MHz的SPI总线接口 [128 Mbit (Multilevel), low-voltage, Serial Flash memory with 50-MHz SPI bus interface]
分类和应用: 闪存存储内存集成电路光电二极管时钟
文件页数/大小: 45 页 / 864 K
品牌: NUMONYX [ NUMONYX B.V ]
 浏览型号M25P128-VMF6P的Datasheet PDF文件第6页浏览型号M25P128-VMF6P的Datasheet PDF文件第7页浏览型号M25P128-VMF6P的Datasheet PDF文件第8页浏览型号M25P128-VMF6P的Datasheet PDF文件第9页浏览型号M25P128-VMF6P的Datasheet PDF文件第11页浏览型号M25P128-VMF6P的Datasheet PDF文件第12页浏览型号M25P128-VMF6P的Datasheet PDF文件第13页浏览型号M25P128-VMF6P的Datasheet PDF文件第14页  
SPI模式
M25P128
3
SPI模式
这些设备可以被驱动通过一个微控制器,其SPI外设运行中的任一
以下两种模式:
CPOL = 0 , CPHA = 0
CPOL = 1 , CPHA = 1
对于这两种模式中,输入数据被锁存到串行时钟( C)的上升沿,并
输出数据是从串行时钟( C)的下降沿。
两种模式之间的差异,如图
是时钟的极性时,
总线主机在待机模式而不是传输数据:
Ç保持在0 ( CPOL = 0 , CPHA = 0 )
Ç保持在1 ( CPOL = 1 , CPHA = 1 )
图4中。
SPI总线上总线主机和存储设备
V
SS
V
CC
R
(2)
SDO
SPI接口与
( CPOL , CPHA ) =
(0 ,0)或(1, 1)
SDI
SCK
Ç Q D
V
CC
V
SS
R
(2)
SPI存储器
设备
R
(2)
SPI存储器
设备
Ç Q D
V
CC
V
SS
R
(2)
SPI存储器
设备
Ç Q D
V
CC
V
SS
SPI总线主控器
CS3
CS2
CS1
S
W / V
PP
HOLD
S
W / V
PP
HOLD
S
W / V
PP
HOLD
AI12836
1.写保护(W / V
PP
)和保持(HOLD)的信号应该是驱动,高低合适。
2.这些上拉电阻, R,确保内存的设备没有被选中,如果总线主离开的S line的高
阻抗状态。作为总线主站可以进入的状态下,所有的输入/输出处于高阻抗的同时
(例如:当总线主复位) ,时钟线( C)必须连接到一个外部下拉电阻,这样,当所有
输入/输出成为高阻抗, S被拉到高而C被拉到低(因此确保S和C不成为
高的同时,因此,该吨
SHCH
要求得到满足) 。
10/45