欢迎访问ic37.com |
会员登录 免费注册
发布采购

ML53812-2 参数 Datasheet PDF下载

ML53812-2图片预览
型号: ML53812-2
PDF下载: 下载PDF文件 查看货源
内容描述: H.100 / H.110 CT总线系统接口和时间槽交换 [H.100/H.110 CT Bus System Interface and Time-Slot Interchange]
分类和应用: 微控制器和处理器外围集成电路uCs集成电路uPs集成电路
文件页数/大小: 64 页 / 617 K
品牌: OKI [ OKI ELECTRONIC COMPONETS ]
 浏览型号ML53812-2的Datasheet PDF文件第4页浏览型号ML53812-2的Datasheet PDF文件第5页浏览型号ML53812-2的Datasheet PDF文件第6页浏览型号ML53812-2的Datasheet PDF文件第7页浏览型号ML53812-2的Datasheet PDF文件第9页浏览型号ML53812-2的Datasheet PDF文件第10页浏览型号ML53812-2的Datasheet PDF文件第11页浏览型号ML53812-2的Datasheet PDF文件第12页  
s
ML53812-2
s
––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––––
3.1 ML53812-2 176-Pin LQFP Pin Assignment
[1]
Pin
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
Pin Name
VDDC
ALE
VDDO
CS_N
RD_N
WR_N
VSSO
RESET
I_N
INT
VDDO
D_0
A_0
D_1
A_1
VSSO
D_2
A_2
D_3
A_3
VDDO
D_4
A_4
D_5
A_5
VSSO
Pin
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
Pin Name
D_6
A_6
D_7
A_7
A_8
A_9
NC
VDDO
L_NETREF_0
L_NETREF_1
L_NETREF_2
L_NETREF_3
VSSO
L_NETREF_4
L_NETREF_5
L_NETREF_6
L_NETREF_7
VSSC
VDDC
VDDO
APLL_VDDO
APLL_VDDC
APPL_PC
APPL_VCO
APPL_VSSC
APLL_VSSO
Pin
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
Pin Name
VSSO
APLL_TEST
TMS
TCK
TRST_N
TDI
TDO
VDDO
MC_TXD
MC_RXD
MC_CLK
VSSO
C16_NEG_N
C16_POS_N
VDDO
C4_N
C2
VSSO
SCLKX2_N
SCLK
VDDO
FR_COMP_N
CT_MC
VSSO
CT_C8_B
Pin
79
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
Pin Name
VDDO
VSSO
CT_NETREF_2
CT_NETREF_1
VDDO
CT_C8_A
VSSO
VSSC
VDDC
CT_D_0
VDDO
CT_D_1
CT_D_2
VSSO
CT_D_3
CT_D_4
VDDO
CT_D_5
VSSO
CT_D_6
VDDO
CT_D_7
CT_D_8
VSSO
Pin
105
107
108
109
110
111
112
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
Pin Name
CT_D_9
CT_D_10
VDDO
CT_D_11
VSSO
CT_D_12
CT_D_13
VDDO
CT_D_14
VSSO
CT_D_15
CT_D_16
VDDO
CT_D_17
CT_D_18
VSSO
CT_D_19
VDDO
CT_D_20
VSSO
CT_D_21
CT_D_22
VDDO
CT_D_23
CT_D_24
VSSO
Pin
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
Pin Name
CT_D_25
VSSC
VDDC
CT_D_26
VDDO
CT_D_27
VSSO
CT_D_28
CT_D_29
VDDO
CT_D_30
CT_D_31
VSSO
GPIO_0
GPIO_1
VDDO
GPIO_2
GPIO_3
VSSO
L_SI_0
L_SI_1
L_SI_2
L_SI_3
VDDO
L_SI_4
L_SI_5
Pin
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
Pin Name
L_SI_6
L_SI_7
VSSO
L_SO_0
L_SO_1
L_SO_2
L_SO_3
VDDO
L_SO_4
L_SO_5
L_SO_6
L_SO_7
VSSO
L_CLK_0
L_FS_0
L_CLK_1
L_FS_1
CT_D_DISABLE
TEST
VSSC
APPL_CLKREF 80
CT_FRAME_B_N 106
CT_FRAME_A_N 113
1. In this document, signals ending with “_N” are “active low” (eg. CS_N). Note that in the H.100/H110 specification, active low is indicated with a
preceding forward slash (eg. /CS).
4
Oki Semiconductor