欢迎访问ic37.com |
会员登录 免费注册
发布采购

TOP233G 参数 Datasheet PDF下载

TOP233G图片预览
型号: TOP233G
PDF下载: 下载PDF文件 查看货源
内容描述: 的TOPSwitch - FX系列设计灵活, EcoSmart® ,集成离线式开关 [TOPSwitch-FX Family Design Flexible, EcoSmart®, Integrated Off-line Switcher]
分类和应用: 开关
文件页数/大小: 36 页 / 644 K
品牌: PAM [ POWER ANALOG MICOELECTRONICS ]
 浏览型号TOP233G的Datasheet PDF文件第2页浏览型号TOP233G的Datasheet PDF文件第3页浏览型号TOP233G的Datasheet PDF文件第4页浏览型号TOP233G的Datasheet PDF文件第5页浏览型号TOP233G的Datasheet PDF文件第7页浏览型号TOP233G的Datasheet PDF文件第8页浏览型号TOP233G的Datasheet PDF文件第9页浏览型号TOP233G的Datasheet PDF文件第10页  
TOP232-234
MOSFET的栅极驱动器。经滤波的误差信号进行比较
与内部振荡器锯齿波形产生
占空比波形。作为控制电流增加时,占空比
周期降低。由振荡器产生的时钟信号置位锁存器
这将打开输出MOSFET 。脉冲宽度调制器
使锁存器复位,关闭输出MOSFET 。注意,以
最小电流必须被驱动到控制引脚
之前的占空比开始发生变化。
最大占空比,直流
最大
被设置在一个默认的最大值
78 %值(典型值) 。然而,通过连接进行多
通过该功能引脚和经整流的高压总线
电阻器与适当的值,则最大占空比可以是
制成,以减少从78%到38% (典型的),如图
图8中,当输入线电压的增加(见线馈
向前DC
最大
还原) 。
最小占空比和周期跳绳
为了保持电源的输出调节,脉冲宽度
调制器减少了占空比随着负载在电源
产量下降。这种减少的占空比成正比
该电流流入控制引脚。作为
控制引脚的电流增大,占空比线性减小
朝指定为最小占空比的最小值,
DC
。到达后的DC
如果控制引脚电流为
通过约为0.4毫安,脉冲宽度进一步增大
调制器将迫使直流占空比
在一个零
离散的步骤(参见图4)。此功能允许电源
供给到在一个周期跳跃模式工作,当负载在其
输出比消耗的电力功耗小于
的TOPSwitch -FX
提供在最小占空比,直流
。无需额外的控制
需要用于正常操作和周期之间的过渡
跳绳。随着负载的增加或减少时,电源
正常运行和周期之间的自动切换
跳跃模式是必要的。
可避免循环跳跃,如果需要的话,通过连接
在电源输出,使得占空比最小负载
周期保持在比直流高
在任何时候。
误差放大器器
分路调节器还可以执行一个错误的功能
放大器初级反馈应用。分路调节器
电压是由一个具有温度补偿的
带隙基准源。误差放大器的增益是由设置
控制脚的动态阻抗。控制引脚
外部电路信号钳位在V
C
电压电平。该
超出供电电流的控制引脚电流为
由并联稳压器分离,并流过R
E
作为
电压误差信号。
芯片与外部可编程限流
在逐周期峰值漏极电流限制电路以
MOSFET的导通电阻作为电流采样电阻。电流
136千赫
开关
频率
PI-2550-092499
128千赫
4毫秒
V
时间
图6.开关频率抖动。
限比较器的输出MOSFET导通状态下的漏
源极电压,V
DS ( ON)
与阈值电压。高流失
电流使V
DS ( ON)
到超过阈值电压和匝数
在输出MOSFET关断,直到下一个时钟周期的开始。
默认限流
的TOPSwitch -FX
在内部预先设定。
然而,与电阻器连接的MULTI-之间
功能引脚和源极引脚,限流可以
外部设定到一个较低的水平40%和间
100 %的默认限流。请参阅在图形中
供选择的典型性能特征章节
的电阻值。通过设定电流限制低,一
的TOPSwitch -FX
即大于所需的功率
需要可用于取较低的R优点
DS ( ON)
更高的效率。与第二电阻器之间连接
多功能引脚和整流的直流高压
总线提供少量的前馈电流,一个真正的
不受电压变化影响的功率限定工作可
实现的。使用RCD钳位,这前馈
技术在高线,允许减少的最大钳位电压
对于高反射电压的设计。电流限制
比较器的阈值电压被温度补偿,以
最小化由于温度的电流限制的变化
在研发相关的变化
DS ( ON)
输出MOSFET。
前沿消隐电路,抑制电流限制
比较器,用于输出MOSFET后很短的时间被接通
上。前沿消隐时间已设定,这样,如果一个
电源设计不当,电流尖峰引起的
初级侧电容及次级端整流器的反向器
恢复时间不会造成过早终止
开关脉冲。
电流限制可以为以后的短时间内是低级
前沿消隐时间为如图33所示。这是由于
到MOSFET的动态特性。为了避免触发
电流限制在正常运行时,漏极电流的波形
应该留出的信封内。
输入欠压检测( UV)
上电时,UV保持
的TOPSwitch -FX
关断状态直到输入线
6
B
7/01