欢迎访问ic37.com |
会员登录 免费注册
发布采购

PI6C2308A-2W 参数 Datasheet PDF下载

PI6C2308A-2W图片预览
型号: PI6C2308A-2W
PDF下载: 下载PDF文件 查看货源
内容描述: 3.3V零延迟缓冲器 [3.3V Zero-Delay Buffer]
分类和应用:
文件页数/大小: 10 页 / 388 K
品牌: PERICOM [ PERICOM SEMICONDUCTOR CORPORATION ]
 浏览型号PI6C2308A-2W的Datasheet PDF文件第2页浏览型号PI6C2308A-2W的Datasheet PDF文件第3页浏览型号PI6C2308A-2W的Datasheet PDF文件第4页浏览型号PI6C2308A-2W的Datasheet PDF文件第5页浏览型号PI6C2308A-2W的Datasheet PDF文件第6页浏览型号PI6C2308A-2W的Datasheet PDF文件第7页浏览型号PI6C2308A-2W的Datasheet PDF文件第8页浏览型号PI6C2308A-2W的Datasheet PDF文件第9页  
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C2308A
3.3V零延迟缓冲器
产品特点
10兆赫至140兆赫的工作范围
零输入输出传输延迟,可调
在FBK输入电容负载
多种配置,看??可用PI6C2308A
配置?表
输入到输出的延迟小于150ps的
多个低输出偏斜
- 输出 - 输出偏斜小于200PS
- 设备 - 设备偏斜小于500PS
- 两家银行四路输出,高阻两个选择输入
低抖动小于200ps的
3.3V操作
可在工业温度&commercial
包:
- 节省空间的16引脚, 150密耳SOIC ( W)
- 16引脚TSSOP (L )
功能说明
提供了四种输出两个银行, PI6C2308A是3.3V零
延迟缓冲器设计分配时钟信号中的应用
包括PC ,工作站,数据通信,电信,以及高性能
系统。四个输出每家银行可以通过选择来控制
如图所示,在选择输入解码表的输入。
该PI6C2308A提供了8份具有150ps的时钟信号
相位误差相比的基准时钟。之间的偏差
对于PI6C2308A输出时钟信号小于200ps的。当有
都在REF输入没有上升沿时, PI6C2308A进入电源
关闭状态。在这种模式下,PLL处于关闭状态,所有输出是高阻态。这
结果,在不到电流消耗的12μA 。在选择输入解码
表显示了当PLL关闭额外的例子。该
PI6C2308A配置表中显示所有可用的设备。
底座部分, PI6C2308A -1,提供的输出时钟同步的
的基准时钟。凭借更快的上升时间和下降时间,该PI6C2308A - 1H
是PI6C2308A -1的高驱动器的版本。根据哪个
输出驱动器的反馈引脚, PI6C2308A - 2提供2倍和1倍
每个输出行时钟信号。该PI6C2308A -3允许用户
以得到在输出端4X和2X频率。该PI6C2308A - 4
提供了所有输出2X时钟信号。 PI6C2308A ( -1,-2 ,-3,-4 )
允许银行B是高阻时,所有输出时钟不是required.The
PI6C2308A - 6可以让银行B ,从参考时钟切换到一半
参考时钟的使用控制输入S1的频率和
S2如果银行A连接到反馈FBK 。另外,使用的
控制输入端S1和S2 ,所述PI6C2308A - 6允许存储体A到开关
参考时钟,如果从参考时钟2X频率银行
B连接到反馈的FBK 。出于测试目的,选择
输入端直接连接的输入时钟输出。
方框图
÷2
REF
PLL
MUX
FBK
CLKA1
CLKA2
CLKA3
CLKA4
÷2
额外的除法器( -3 , -4 )
S2
S1
选择输入
解码
CLKB1
额外的分频器( -2,-3 )
CLKB2
CLKB3
CLKB4
PI6C2308A (-1, -1H ,-2 ,-3,-4 )
引脚配置PI6C2308A (-1, -1H ,-2,-3 ,-4, -6)
REF
PLL
MUX
FBK
CLKA1
CLKA2
CLKA3
REF
CLKA1
CLKA2
VDD
1
2
3
4
5
6
7
8
16
15
FBK
CLKA4
CLKA3
VDD
GND
CLKB4
CLKB3
S1
S2
S1
选择输入
解码
÷2
MUX
CLKA4
16-Pin
13
W,L
12
11
10
9
14
GND
CLKB1
CLKB1
CLKB2
S2
PI6C2308A-6
CLKB2
CLKB3
CLKB4
1
PS8385B
08/03/00