欢迎访问ic37.com |
会员登录 免费注册
发布采购

PI6C2504AQ 参数 Datasheet PDF下载

PI6C2504AQ图片预览
型号: PI6C2504AQ
PDF下载: 下载PDF文件 查看货源
内容描述: 锁相环时钟驱动器有4个时钟输出 [Phase-Locked Loop Clock Driver with 4 Clock Outputs]
分类和应用: 时钟驱动器逻辑集成电路光电二极管
文件页数/大小: 4 页 / 295 K
品牌: PERICOM [ PERICOM SEMICONDUCTOR CORPORATION ]
 浏览型号PI6C2504AQ的Datasheet PDF文件第2页浏览型号PI6C2504AQ的Datasheet PDF文件第3页浏览型号PI6C2504AQ的Datasheet PDF文件第4页  
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C2504A
锁相环时钟驱动器
有4个时钟输出
产品特点
高性能锁相环路时钟
分布网络
注册的DIMM同步DRAM模组
对于服务器/工作站/ PC应用程序
允许时钟输入有扩频
调制降低EMI
零输入至输出延迟
低抖动:周期到周期抖动± 75ps最大。
片上串联阻尼电阻的时钟输出
驱动低噪声和EMI降低
工作电压为3.3V V
CC
的时钟频率为80 MHz的134多种
包装:塑料16引脚QSOP封装( Q)
产品说明
该PI6C2504A具有低偏移,低抖动锁相环
(PLL)的时钟驱动器,分配高频时钟信号,用于
SDRAM和服务器应用程序。通过连接反馈
Fb_out分别输出到反馈FB_IN输入时,传播
从CLK_IN输入到任何时钟输出延迟将接近零。
逻辑框图
G
4
PLL
FB_IN
AVCC
Fb_out分别
Y[0:3]
产品引脚CON组fi guration
AGND
VCC
Y0
Y1
GND
1
2
3
4
5
6
7
8
16
15
14
CLK_IN
AVCC
GND
GND
Y3
Y2
VCC
FB_IN
CLK_IN
16-Pin
Q
13
12
11
10
9
多功能表
输入
G
L
H
Y[0:3]
L
CLK _IN
输出
FB_O UT
CLK _IN
CLK _IN
VCC
G
Fb_out分别
1
PS8501
10/02/00