欢迎访问ic37.com |
会员登录 免费注册
发布采购

PI6C2501AW 参数 Datasheet PDF下载

PI6C2501AW图片预览
型号: PI6C2501AW
PDF下载: 下载PDF文件 查看货源
内容描述: 锁相环时钟驱动器 [Phase-Locked Loop Clock Driver]
分类和应用: 时钟驱动器
文件页数/大小: 4 页 / 49 K
品牌: PERICOM [ PERICOM SEMICONDUCTOR CORPORATION ]
 浏览型号PI6C2501AW的Datasheet PDF文件第2页浏览型号PI6C2501AW的Datasheet PDF文件第3页浏览型号PI6C2501AW的Datasheet PDF文件第4页  
V
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
1
2109876543212109876543210987654321098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C2501A
锁相环时钟驱动器
产品特点
高性能,锁相环路时钟驱动器及零
延迟缓冲器
允许时钟输入有扩频调制
为降低EMI
零输入至输出延迟
低抖动:周期到周期抖动± 75ps最大。
片上串联阻尼电阻器的时钟输出驱动器
低噪音和降低EMI
工作电压为3.3V V
CC
的时钟频率为80 MHz的134多种
包装:塑料8引脚150密耳SOIC ( W)
塑料8针150密耳SOIC (WE)的无铅
产品说明
该PI6C2501A具有低偏移,低抖动锁相环
(PLL)的时钟驱动器。由CLK_OUT输出连接到
反馈FB_IN输入,从CLK_IN的传播延迟
输入到CLK_OUT输出将接近零。
应用
如果一个系统设计人员需要超过16个输出的功能
刚刚描述的,使用两个或多个零延迟缓冲器,如
PI6C2509Q ,或PI6C2510Q ,很可能是不切实际的。该
设备到设备歪斜引入可显著降低
性能。百利通建议使用零延迟缓冲器和
一个18输出的非零延迟缓冲器。如图1 ,
这种结合产生了一种零延迟缓冲器与所有的信号
原来的零延迟缓冲器的特点,但具有尽可能多的
输出为非零延迟缓冲器的一部分。例如,当
加上一个18输出的非零延迟缓冲器,一个系统
设计人员可以创建一个十七输出零延迟缓冲器。
逻辑框图
产品引脚CON组fi guration
AGND
GND
CLK_OUT
VCC
1
2
3
4
8
7
6
5
CLK_IN
AVCC
GND
FB_IN
CLK_IN
PLL
FB_IN
AV
CC
CLK_OUT
8-Pin
W
反馈
C
参考
时钟
信号
零延迟
卜FF器
PI6C2501
CLK_OUT
18输出
非PLL
卜FF器
17
图1.这种组合提供零延迟之间
该参考时钟信号和17输出
1
PS8499A
09/19/05