欢迎访问ic37.com |
会员登录 免费注册
发布采购

PI6C2510-133EL 参数 Datasheet PDF下载

PI6C2510-133EL图片预览
型号: PI6C2510-133EL
PDF下载: 下载PDF文件 查看货源
内容描述: 低噪声,锁相环时钟驱动器,具有10时钟输出 [Low-Noise, Phase-Locked Loop Clock Driver with 10 Clock Outputs]
分类和应用: 时钟驱动器
文件页数/大小: 4 页 / 332 K
品牌: PERICOM [ PERICOM SEMICONDUCTOR CORPORATION ]
 浏览型号PI6C2510-133EL的Datasheet PDF文件第2页浏览型号PI6C2510-133EL的Datasheet PDF文件第3页浏览型号PI6C2510-133EL的Datasheet PDF文件第4页  
PI6C2510-133E
低噪声,锁相环
10时钟输出时钟驱动器
特点
??工作频率高达150 MHz
•低噪声锁相环时钟分配的
符合133 MHz的注册DIMM同步DRAM MOD-
ULES服务器/工作站/ PC应用程序
??允许时钟输入有扩频调制
为降低EMI
??低抖动:周期到周期抖动± 75ps最大。
??片上串联阻尼电阻器的时钟输出驱动器
低噪音和降低EMI
•工作电压为3.3V VCC , 0-85 ℃,
•封装(无铅&绿色可用) :
- 塑料24引脚TSSOP (L )
描述
该PI6C2510-133E是一个“增强”,低偏移,低抖动,
锁相环(PLL)的时钟驱动器,分配高
频率的时钟信号对SDRAM和服务器应用程序。通过
连接反馈Fb_out分别输出到反馈FB_IN
输入,从CLK_IN输入到任何传播延迟
时钟输出将接近零。这种零延迟功能允许
的CLK_IN输入时钟要被分发,提供一个时钟
输入到十输出中的一个银行,一个输出使能。
这个时钟驱动器设计用于满足PC133 SDRAM
注册的DIMM特定网络阳离子。出于测试目的,该PLL可以
通过捆扎AVCC到地面被旁路。
框图
引脚CON组fi guration
G
10
Y[0:9]
CLK_IN
PLL
FB_IN
AVCC
Fb_out分别
AGND
V
CC
Y0
Y1
Y2
GND
GND
Y3
Y4
V
CC
G
Fb_out分别
1
2
3
4
5
24-Pin
6
L
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
CLK_IN
AV
CC
V
CC
Y9
Y8
GND
GND
Y7
Y6
Y5
V
CC
FB_IN
多功能表
输入
G
L
H
输出
Y[0:9]
L
CLK_IN
Fb_out分别
CLK_IN
CLK_IN
07-0199
1
PS8505B
08/30/07