欢迎访问ic37.com |
会员登录 免费注册
发布采购

PI7C8150BND 参数 Datasheet PDF下载

PI7C8150BND图片预览
型号: PI7C8150BND
PDF下载: 下载PDF文件 查看货源
内容描述: 异步双端口PCI - TO- PCI桥接器 [ASYNCHRONOUS 2-PORT PCI-TO-PCI BRIDGE]
分类和应用: 总线控制器微控制器和处理器外围集成电路PC时钟
文件页数/大小: 108 页 / 1788 K
品牌: PERICOM [ PERICOM SEMICONDUCTOR CORPORATION ]
 浏览型号PI7C8150BND的Datasheet PDF文件第55页浏览型号PI7C8150BND的Datasheet PDF文件第56页浏览型号PI7C8150BND的Datasheet PDF文件第57页浏览型号PI7C8150BND的Datasheet PDF文件第58页浏览型号PI7C8150BND的Datasheet PDF文件第60页浏览型号PI7C8150BND的Datasheet PDF文件第61页浏览型号PI7C8150BND的Datasheet PDF文件第62页浏览型号PI7C8150BND的Datasheet PDF文件第63页  
PI7C8150B
异步双端口PCI - TO- PCI桥接器
PI7C8150B没有检测到奇偶校验错误的贴写事务处理的目标。
在命令寄存器中的奇偶校验错误的响应位和奇偶校验错误的响应位
上桥控制寄存器必须被置位。
该SERR_L使能位必须在命令寄存器进行设置。
表6-7 。声明P_SERR_L的数据奇偶校验错误
P_SERR_L
交易类型
方向
总线错误在哪里
检测
主/
二次校验
错误响应
x/x
x/x
x/x
x/x
x/x
1/1
1/1
x/x
x/x
x/x
x/x
x/x
1 (拉高)
下游
1
下游
1
上游
1
上游
1
发表于写
下游
0
2
(断言)
发表于写
下游
0
3
发表于写
上游
1
发表于写
上游
1
延迟写入
下游
1
延迟写入
下游
1
延迟写入
上游
1
延迟写入
上游
X =无关
2
检测在目标(辅助)总线,但是不能在引发剂(主)总线的奇偶校验错误。
3
检测目标(主)总线,但是不能在引发剂(辅助)总线的奇偶校验错误。
6.4
系统错误( SERR_L )报告
PI7C8150B使用P_SERR_L信号有条件报告的一些系统错误
条件除了在第6.2.3节中所述的特殊情况下的奇偶校验错误条件。
每当P_SERR_L的断言这个文档中所讨论的,它假设该
符合以下条件:
对于PI7C8150B断言P_SERR_L任何原因, SERR_L使能位必须
在命令寄存器中设置。
每当PI7C8150B断言P_SERR_L , PI7C8150B还必须设置信号
在状态寄存器中的系统错误位。
符合PCI至PCI桥结构规范, PI7C8150B断言
检测二次SERR_L输入P_SERR_L时, S_SERR_L ,断言和
SERR_L着使能位被设置在桥的控制寄存器。此外, PI7C8150B
还设置了辅助状态寄存器接收系统错误位。
PI7C8150B也有条件地断言P_SERR_L为任何的理由如下:
目标在贴写事务中止检测
在贴写事务检测硕士中止
2废弃后发布的写入数据
24
(默认)试图传递( 2
24
靶试
收到)
第59页108
2006年4月 - 修订版2.02
06-0044