模拟倍频器
PL660和PL663 XO家庭
L2X
OE
X IN
R
XOUT
0:N光年ř Ë Q ü IR E D以x 4天(E S) IG N s个
L4X
Ø S·C Illa的T O服务ř
A M P LIF IE浏览器
f重新Q ü简ç ÿ
X2
f重新Q ü简ç ÿ
X4
QBAR
Q
图2 : AFM XO框图
图3示出了2倍的模拟倍频器在212.5 MHz的周期抖动的直方图,而
图4示出的子谐波相对应的优异的性能非常低的水平(即
低抖动) 。
图3 :周期抖动直方图在212.5MHz
模拟倍频器(2个) ,
与106.25 MHz晶体
图4 :在212.5MHz的频谱分析
模拟倍频器(2个) ,
同次谐波低于-69 dBc的
OE逻辑选择
产量
PECL
1
0(默认)
LVDS或CMOS
1
OESEL
0(默认)
OE
0(默认)
1
0
1(默认)
0
1(默认)
0(默认)
1
输出状态
启用
三州
三州
启用
三州
启用
启用
三州
OESEL和OE :连接到VDD设置为“1” ,连接至GND设定为“0” 。 [ “默认”状态由内部上拉/下拉电阻设置。 ]
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990 ,传真( 510 ) 492-0991
www.phaselink.com
牧师零七年三月二十〇日第2页