PLL701-14
低EMI扩频6倍时钟乘法器
特点
•
•
•
•
•
•
•
•
•
•
扩频时钟发生器集成
6倍倍频。
输入频率范围: 10MHz至30MHz的
输出频率范围: 60MHz的180MHz的。
接受来自外部时钟或晶振输入。
可选传播中心SST调制
幅度。
输出使能功能( OE ) 。
TTL / CMOS兼容的输出。
3.3V工作电压。
低短期抖动。
采用8引脚150mil SOIC封装。
引脚配置
XIN / FIN
XOUT
SC0^
SC1^
1
8
VDD
OE-
FOUT
GND
PLL701-14
2
3
4
7
6
5
XIN / FIN = 10 〜 30兆赫
注意:
^ :内部上拉电阻( 30 kΩ)连接。
描述
该PLL701-14是一个扩频时钟
发电机设计,以减少电磁干扰在高速
数字系统。其扩频调制
振幅是通过输入选择管脚选择。
该芯片乘以从10MHz到30MHz的任何输入
按6倍。该芯片提供了一个输出启用/禁用
输入允许用户为三态输出。
扩频选择
SST调制
SC1
0
0
1
1
SC0
0
1
0
1
FOUT
大小
X6
X6
X6
X6
0.250%
0.500%
0.750%
不适用
频率
TYPE
± 0.125%
± 0.25%
± 0.375%
SST关闭
FIN / 512
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
冯08/12/04页1