欢迎访问ic37.com |
会员登录 免费注册
发布采购

PLL701-10 参数 Datasheet PDF下载

PLL701-10图片预览
型号: PLL701-10
PDF下载: 下载PDF文件 查看货源
内容描述: 低EMI扩频乘法器IC(裸片或封装) [Low EMI Spread Spectrum Multiplier IC (in Die or Package)]
分类和应用:
文件页数/大小: 8 页 / 235 K
品牌: PLL [ PHASELINK CORPORATION ]
 浏览型号PLL701-10的Datasheet PDF文件第2页浏览型号PLL701-10的Datasheet PDF文件第3页浏览型号PLL701-10的Datasheet PDF文件第4页浏览型号PLL701-10的Datasheet PDF文件第5页浏览型号PLL701-10的Datasheet PDF文件第6页浏览型号PLL701-10的Datasheet PDF文件第7页浏览型号PLL701-10的Datasheet PDF文件第8页  
PLL701-10
低EMI扩频乘法器IC(裸片或封装)
特点
扩频时钟发生器/乘数
从1输出选择为8倍。
13MHz的到240MHz的输出输出使能。
13MHz的30 MHz参考输入频率
从晶振或外部时钟信号接受。
从扩频调制降低EMI ,
具有可选调制幅度为中心
蔓延,向下蔓延或不对称传播。
TTL / CMOS兼容的输出。
3.3V工作电压。
150 ps的最大周期到周期抖动。
采用16引脚150mil SSOP或死亡。
封装引脚配置
XIN / FIN
XOUT/SD0*^
M2^
M1^
M0^
SC0^
SC1^
SC2^
1
2
16
15
GND
AVDD
REF/SD1*^
VDD
SC3^
OE-
FOUT
GND
PLL 701-10
3
4
5
6
7
8
14
13
12
11
10
9
XIN / FIN = 10 〜 30兆赫
描述
该PLL701-10是一个低EMI时钟发生器和
乘数高速数字系统。它使用
扩频技术( SST )和许可证
不同水平降低EMI的通过选择
振幅的应用SST的。可在SST功能
被关闭。输出使能输入端也可使用。
该芯片工作于输入频率范围从
13到30 MHz ,并提供1倍至8倍,在它的输出。
模垫配置
69万
AVDD
GND
GND
XIN
1700, 2540
18
AVDD
XOUT/SD0*^
23
22
21
(可选)
20
(可选)
19
GNDOSC
25
C501A
A0404
-04A
17
16
15
14
13
12
AVDD
REF/SD1*^
VDD
VDD (可选)
VDD (可选)
SC3^
输出时钟( FOUT )选择
M2
0
0
0
0
1
1
1
1
M1
0
0
1
1
0
0
1
1
M0
0
1
0
1
0
1
0
1
FIN / XIN
(兆赫)
13 ~ 28
13 ~ 28
14 ~ 30
13 ~ 28
20 ~ 30
17 ~ 30
15 ~ 30
13 ~ 28
倍增器
X1
X2
X3
X4
X5
X6
X7
X8
FOUT
(兆赫)
13 ~ 28
26 ~ 56
42 ~ 90
52 ~ 112
100 ~ 150
102 ~ 180
105 ~ 210
104 ~ 224
104万
M2^
M1^
M0^
28
29
30
10
OE-
SC0^
SC1^
34
35
1
4 5
6
8
7
FOUT
GNDBUF
SC2^
GND
GND
GND
Y
X
框图
XIN
XOUT
M(0:2)
的SD (0: 1)
SC (0 :3)的
OE
XTAL
OSC
PLL
SST
控制
逻辑
FOUT
注意:
^ :内部上拉电阻( 120kΩ的SD0 , 30千欧的SC0-
SC2 , SD1 , M0 , M2和OE ) 。内部上拉电阻
结果在一个默认的高值时没有下拉电阻是
连接到该管脚。
* : SD0和SD1是在上电时锁存。
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转04年9月20日第1页