欢迎访问ic37.com |
会员登录 免费注册
发布采购

PO74HSTL314 参数 Datasheet PDF下载

PO74HSTL314图片预览
型号: PO74HSTL314
PDF下载: 下载PDF文件 查看货源
内容描述: 3.3V 2 : 4差分时钟/数据扇出缓冲器 [3.3V 2:4 Differential Clock/Data Fanout Buffer]
分类和应用: 时钟
文件页数/大小: 7 页 / 583 K
品牌: POTATO [ POTATO SEMICONDUCTOR CORPORATION ]
 浏览型号PO74HSTL314的Datasheet PDF文件第2页浏览型号PO74HSTL314的Datasheet PDF文件第3页浏览型号PO74HSTL314的Datasheet PDF文件第4页浏览型号PO74HSTL314的Datasheet PDF文件第5页浏览型号PO74HSTL314的Datasheet PDF文件第6页浏览型号PO74HSTL314的Datasheet PDF文件第7页  
PO74HSTL314A
3.3V 2 : 4差分时钟/数据扇出缓冲器
500MHz的HSTL马铃薯片
07/28/06
产品特点:
。专利技术
。四HSTL差分输出
。两对LVDS / LVPECL / HSTL /差
或单端输入
。热插拔/ -insertable
。工作频率高达500MHz在2pF负载
。运行频率高达为480MHz与5pF的负载
。工作频率高达400MHz与15pF的负载
。非常低的输出引脚对引脚歪斜< 80ps
。极低的脉冲偏斜< 80ps
。 2.8 ns的传播延迟(典型值)
。 2.4V至3.6V电源供电
。工业温度范围: -40 ° C至85°C
。 20引脚209密耳SSOP封装
描述:
该PO74HSTL314是一个低偏移, 2至4个差分
扇出缓冲器针对性地满足要求
高性能的时钟和数据分发应用程序。
该装置上的0.35微米CMOS技术实现
并有一个完全差动内部架构即
优化以实现低信号歪斜在工作
高达500MHz的频率。
该器件具有两个差分输入通道
多路内部路开关连接。这MUX是由控制
在CLK_SEL引脚。该PO74HSTL314可能无法发挥作用
仅作为一个差分时钟缓冲器也可作为信号电平
翻译和扇出的HSTL和LVCMOS / LVTTL
单端信号,以4 HSTL差分负荷。
由于PO74HSTL314引入的抖动可以忽略不计的
时序预算,它是用于分配高的理想选择
频率,跨背架高精度的时钟和
板中的通信系统。
引脚配置
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
VCC
Q0
Q0#
Q1
Q1#
Q2
Q2#
Q3
Q3#
VCC
逻辑框图
VCC
CLKA
CLKA #
VEE
VCC
CLKB
CLKB #
VEE
CLK_SEL
Q2
Q2#
Q0
Q0#
VCC
NC
VCC
CLK_SEL
CLKA
CLKA #
CLKB
CLKB #
VEE
VCC
PO74HSTL314
Q1
Q1#
Q3
Q3#
VEE
1
版权
©马铃薯半导体公司