欢迎访问ic37.com |
会员登录 免费注册
发布采购

ASM5P2305AG-1-08-ST 参数 Datasheet PDF下载

ASM5P2305AG-1-08-ST图片预览
型号: ASM5P2305AG-1-08-ST
PDF下载: 下载PDF文件 查看货源
内容描述: 3.3V零延迟缓冲器 [3.3V Zero Delay Buffer]
分类和应用: 时钟驱动器逻辑集成电路光电二极管ISM频段
文件页数/大小: 19 页 / 374 K
品牌: PULSECORE [ PulseCore Semiconductor ]
 浏览型号ASM5P2305AG-1-08-ST的Datasheet PDF文件第1页浏览型号ASM5P2305AG-1-08-ST的Datasheet PDF文件第3页浏览型号ASM5P2305AG-1-08-ST的Datasheet PDF文件第4页浏览型号ASM5P2305AG-1-08-ST的Datasheet PDF文件第5页浏览型号ASM5P2305AG-1-08-ST的Datasheet PDF文件第6页浏览型号ASM5P2305AG-1-08-ST的Datasheet PDF文件第7页浏览型号ASM5P2305AG-1-08-ST的Datasheet PDF文件第8页浏览型号ASM5P2305AG-1-08-ST的Datasheet PDF文件第9页  
2006年10月
REV 2.2
选择输入解码的ASM5P2309A
S2
0
0
1
1
注意事项:
ASM5P2305A
ASM5P2309A
S1
0
1
0
1
时钟A1 - A4
三态
驱动的
驱动的
驱动的
时钟B1 - B4
三态
三态
驱动的
驱动的
CLKOUT
1
驱动的
驱动的
驱动的
驱动的
输出源
PLL
PLL
参考
PLL
PLL
关机
N
N
Y
N
1.本输出被驱动并具有用于在PLL的内部反馈。在此输出上的负载可以被调节以改变基准和之间的偏移
输出。
零延迟和偏移控制
所有输出应均匀加载,实现零
输入和输出之间的延迟。由于CLKOUT引脚
内部反馈到PLL ,它的相对负载能
调节的输入 - 输出延迟。
对于需要零输入输出延时,所有的应用程序
输出,包括CLKOUT ,必须平等地加载。连
如果不使用CLKOUT的,它必须有一个容性负载等于
于其他的输出,以获得零输入 - 输出
延时。
3.3V零延迟缓冲器
注意:本文档中的信息如有更改,恕不另行通知。
2 19