欢迎访问ic37.com |
会员登录 免费注册
发布采购

ASM5P2308AF-1-16-ST 参数 Datasheet PDF下载

ASM5P2308AF-1-16-ST图片预览
型号: ASM5P2308AF-1-16-ST
PDF下载: 下载PDF文件 查看货源
内容描述: 3.3V零延迟缓冲器 [3.3V Zero-Delay Buffer]
分类和应用: 时钟驱动器逻辑集成电路光电二极管
文件页数/大小: 17 页 / 363 K
品牌: PULSECORE [ PulseCore Semiconductor ]
 浏览型号ASM5P2308AF-1-16-ST的Datasheet PDF文件第1页浏览型号ASM5P2308AF-1-16-ST的Datasheet PDF文件第2页浏览型号ASM5P2308AF-1-16-ST的Datasheet PDF文件第4页浏览型号ASM5P2308AF-1-16-ST的Datasheet PDF文件第5页浏览型号ASM5P2308AF-1-16-ST的Datasheet PDF文件第6页浏览型号ASM5P2308AF-1-16-ST的Datasheet PDF文件第7页浏览型号ASM5P2308AF-1-16-ST的Datasheet PDF文件第8页浏览型号ASM5P2308AF-1-16-ST的Datasheet PDF文件第9页  
2006年11月
修订版1.5
零延迟和偏移控制
所有输出应均匀加载,实现零延迟输入和输出之间。
ASM5P2308A
1500
1000
REF-输入到CLKA / CLKB延迟
500
0
-30
-500
-25
-20
-15
-10
-5
0
5
10
15
20
25
30
-1000
-1500
输出装量差异: FBK负载 - CLKA / CLKB负载(PF )
关闭ASM5P2308A的反馈环路中, FBK针可被驱动,从任何的八个可用的输出管脚。该
输出驱动FBK引脚将被驱动的7 pF的总负荷加上任何额外的负载,它驱动。的相对负载
这个输出(相对于所述剩余的输出)可以调整输入输出延迟。这示于上述的图。
对于需要零输入输出延时的应用,所有的输出,包括一个提供反馈应该是平等
加载。如果需要输入 - 输出延迟调整,用上面的图,计算之间的负载差异
反馈输出和剩余的输出。对于零输出,输出偏斜时,一定要加载同样的输出。
3.3V零延迟缓冲器
注意:本文档中的信息如有更改,恕不另行通知。
3 16