欢迎访问ic37.com |
会员登录 免费注册
发布采购

PCS2P99448G-32-LR 参数 Datasheet PDF下载

PCS2P99448G-32-LR图片预览
型号: PCS2P99448G-32-LR
PDF下载: 下载PDF文件 查看货源
内容描述: 3.3V / 2.5V LVCMOS 1:12时钟扇出缓冲器 [3.3V/2.5V LVCMOS 1:12 Clock Fanout Buffer]
分类和应用: 时钟
文件页数/大小: 15 页 / 592 K
品牌: PULSECORE [ PulseCore Semiconductor ]
 浏览型号PCS2P99448G-32-LR的Datasheet PDF文件第2页浏览型号PCS2P99448G-32-LR的Datasheet PDF文件第3页浏览型号PCS2P99448G-32-LR的Datasheet PDF文件第4页浏览型号PCS2P99448G-32-LR的Datasheet PDF文件第5页浏览型号PCS2P99448G-32-LR的Datasheet PDF文件第6页浏览型号PCS2P99448G-32-LR的Datasheet PDF文件第7页浏览型号PCS2P99448G-32-LR的Datasheet PDF文件第8页浏览型号PCS2P99448G-32-LR的Datasheet PDF文件第9页  
2006年9月
修订版0.4
3.3V / 2.5V LVCMOS 1:12时钟扇出缓冲器
特点
12 LVCMOS兼容的时钟输出
可选的LVCMOS与LVPECL差分
兼容的时钟输入
350MHz的最大时钟频率
150PS的最大时钟偏移
同步输出停在逻辑低状态
消除了输出欠幅脉冲
高阻抗输出控制
3.3V或2.5V电源
驱动多达24个串联端接时钟线
环境温度范围-40 ° C至+ 85°C
32引脚LQFP & TQFP封装
支持
时钟
分配
in
网络,
PCS2I99448
该PCS2I99448是专门设计来分发
LVCMOS兼容的时钟信号到一个频率
350MHz的。每个输出提供了输入的精确复制
信号具有接近零的歪斜。输出缓冲支持
驱动50Ω的端接传输线路上的事件
优势:每路输出可以驱动一个平行的任
终止或两个串联端接传输线。
两个可选择的,独立的时钟输入可用,
提供支持LVCMOS与LVPECL差分的
时钟分配系统。该PCS2I99448 CLK_STOP
控制是同步于输入时钟的下降沿。
它允许仅在输出时钟信号的开始和停止
逻辑低状态,从而消除潜在产出矮
脉冲。运用OE控制将迫使输出到
高阻抗模式。
所有的输入有一个内部上拉或下拉电阻
防止未使用的和开放的输入浮动。该
器件支持2.5V或3.3V电源和
环境温度范围为-40 ° C至+ 85°C 。该
PCS2I99448
is
功能
兼容
电信和计算应用
引脚和功能兼容, MPC9448和
MPC948
功能说明
该PCS2I99448是3.3V或2.5V兼容, 1:12钟
扇出缓冲器针对高性能时钟树
应用程序。随着输出频率高达350 MHz和
输出偏斜小于150 ps的,该设备满足需求
最苛刻的时钟应用。
性能增强的MPC948 。
PulseCore半导体公司
1715 S.巴斯科姆大道套房200 ,坎贝尔,CA 95008
联系电话: 408-879-9077
传真: 408-879-9018
www.pulsecoresemi.com
注意:本文档中的信息如有更改,恕不另行通知。