欢迎访问ic37.com |
会员登录 免费注册
发布采购

PCS5I961PG-32LR 参数 Datasheet PDF下载

PCS5I961PG-32LR图片预览
型号: PCS5I961PG-32LR
PDF下载: 下载PDF文件 查看货源
内容描述: 低压零延迟缓冲器 [Low Voltage Zero Delay Buffer]
分类和应用: 时钟驱动器逻辑集成电路
文件页数/大小: 14 页 / 620 K
品牌: PULSECORE [ PulseCore Semiconductor ]
 浏览型号PCS5I961PG-32LR的Datasheet PDF文件第2页浏览型号PCS5I961PG-32LR的Datasheet PDF文件第3页浏览型号PCS5I961PG-32LR的Datasheet PDF文件第4页浏览型号PCS5I961PG-32LR的Datasheet PDF文件第5页浏览型号PCS5I961PG-32LR的Datasheet PDF文件第6页浏览型号PCS5I961PG-32LR的Datasheet PDF文件第7页浏览型号PCS5I961PG-32LR的Datasheet PDF文件第8页浏览型号PCS5I961PG-32LR的Datasheet PDF文件第9页  
2006年11月
修订版0.3
低压零延迟缓冲器
特点
完全集成的PLL
高达200MHz的I / O频率
LVCMOS输出
输出禁用高阻抗
LVPECL参考时钟选项
LQFP封装
± 50ps的周期间抖动
150ps的输出歪斜
PCS5I961P
参考时钟而PCS5I961P提供LVPECL
参考时钟。
在高拉OE引脚将迫使所有的输出
( Q FB个除外)成为高阻抗状态。由于OE
针不影响QFB输出,下游钟表
可以在没有内部PLL失锁被禁用。
该PCS5I961P完全2.5V或3.3V兼容,
无需外部环路滤波器元件。所有的控制
输入接受LVCMOS兼容级别和输出
能够提供低阻抗LVCMOS输出
驱动终止50Ω传输线。对于系列
终止线PCS5I961P可驱动每两行
输出给设备1:36的有效的扇出。该
器件采用32引脚LQFP封装提供
最佳
组合
of
密度
性能。
功能说明
该PCS5I961P是2.5V或3.3V兼容, 1:18 PLL
基于零延迟缓冲器。凭借高达的输出频率
为200MHz , 150PS的输出歪斜的设备满足
最苛刻的时钟树的应用需求。
该PCS5I961P提供了两个不同的输入
精读网络gurations 。
PCS5I961P
报价
an
LVCMOS
框图
V
CC
PCLK
PCLK
50K
REF
PLL
0
1
Q0
Q1
Q2
Q3
50K 50K
FB
50K
100-200兆赫
50-100兆赫
FB_IN
F_RANGE
50K
Q14
Q15
Q16
OE
50K
QFB
图1. PCS5I961P逻辑图
PulseCore半导体公司
1715 S.巴斯科姆大道套房200 ,坎贝尔,CA 95008
联系电话: 408-879-9077
传真: 408-879-9018
www.pulsecoresemi.com
注意:本文档中的信息如有更改,恕不另行通知。