欢迎访问ic37.com |
会员登录 免费注册
发布采购

P1750A-40QLMB 参数 Datasheet PDF下载

P1750A-40QLMB图片预览
型号: P1750A-40QLMB
PDF下载: 下载PDF文件 查看货源
内容描述: 单芯片的15MHz至40MHz , CMOS 16位处理器 [SINGLE CHIP, 15MHz to 40MHz, CMOS 16-BIT PROCESSOR]
分类和应用: 微控制器和处理器外围集成电路微处理器时钟
文件页数/大小: 24 页 / 229 K
品牌: PYRAMID [ PYRAMID SEMICONDUCTOR CORPORATION ]
 浏览型号P1750A-40QLMB的Datasheet PDF文件第9页浏览型号P1750A-40QLMB的Datasheet PDF文件第10页浏览型号P1750A-40QLMB的Datasheet PDF文件第11页浏览型号P1750A-40QLMB的Datasheet PDF文件第12页浏览型号P1750A-40QLMB的Datasheet PDF文件第14页浏览型号P1750A-40QLMB的Datasheet PDF文件第15页浏览型号P1750A-40QLMB的Datasheet PDF文件第16页浏览型号P1750A-40QLMB的Datasheet PDF文件第17页  
PACE1750A
信号说明
(续)
总线控制
助记符
D / I
名字
数据或指令
描述
指示当前总线周期的访问是否是对的输出信号
数据( HIGH)或指令( LOW ) 。它是在总线周期的三态不
分配给CPU 。这条线可以用作额外的存储器
地址位用于需要独立的数据和程序存储器的系统。
表示数据流的方向相对于所述输出信号
当前的总线主控。一个高表示读或输入操作和
低电平表示写或输出操作。该信号是在三态
总线周期不分配给CPU 。
指示当前总线周期是存储器的输出信号
( HIGH)或I / O( LOW ) 。这个信号是在总线周期的三态不
分配给CPU 。
可以使用的活性高输出到外部锁存器的存储器或
I / O地址的选通高至低跳变。该信号是
在总线周期的三态未分配给CPU 。
一个高电平输入,可用于扩展的一个地址相
总线周期。当RDYA是不活动的,等待状态是由该装置插入
以适应较慢的存储器或I / O设备。
可用于选通在存储器和XIO数据的低电平输出
周期。这个信号在总线周期的三态未分配给
中央处理器。
一个高电平输入,扩展总线周期的数据相位。当
RDYD是不活动的,等待状态被插入该设备,以适应
较慢的内存或I / O devlces 。
读/写
读或写
M / IO
内存或I / O
什特尔巴
地址选通
RDYA
地址就绪
STRBD
数据选通
RDYD
数据就绪
信息总线
助记符
IB
0
- IB
15
名字
信息总线
描述
双向分时复用的地址/数据总线是三态
在总线周期不分配给CPU 。 IB
0
是最高有效位。
状态总线
助记符
AK
0
- AK
3
名字
访问键
描述
输出用于在MMU的访问锁定匹配的内存访问
(一个不匹配,将导致与MMU拉
MEM PRT ER
信号为低电平) ,
也标志着处理器状态( PS ) 。特权指令可以
用PS执行= 0只。这些信号是在公交三态
周期不分配给CPU 。
即选择在MMU页寄存器组输出。这是三态
在总线周期不分配给CPU 。 [这些输出与
D / I可用于直接扩展设备寻址空间4
兆字节,在nonprotected模式(无MMU )。但是,使用该
的寻址模式可能产生在MIL-STD- 1750未指定的情况。
AS
0
- AS
3
地址国家
文档#
MICRO-3
版本C
第13页共24