欢迎访问ic37.com |
会员登录 免费注册
发布采购

HYS72T128020EU-3S-B2 参数 Datasheet PDF下载

HYS72T128020EU-3S-B2图片预览
型号: HYS72T128020EU-3S-B2
PDF下载: 下载PDF文件 查看货源
内容描述: 240针无缓冲DDR2 SDRAM模组 [240-Pin unbuffered DDR2 SDRAM Modules]
分类和应用: 存储内存集成电路动态存储器双倍数据速率时钟
文件页数/大小: 95 页 / 5522 K
品牌: QIMONDA [ QIMONDA AG ]
 浏览型号HYS72T128020EU-3S-B2的Datasheet PDF文件第9页浏览型号HYS72T128020EU-3S-B2的Datasheet PDF文件第10页浏览型号HYS72T128020EU-3S-B2的Datasheet PDF文件第11页浏览型号HYS72T128020EU-3S-B2的Datasheet PDF文件第12页浏览型号HYS72T128020EU-3S-B2的Datasheet PDF文件第14页浏览型号HYS72T128020EU-3S-B2的Datasheet PDF文件第15页浏览型号HYS72T128020EU-3S-B2的Datasheet PDF文件第16页浏览型号HYS72T128020EU-3S-B2的Datasheet PDF文件第17页  
Internet Data Sheet
HYS[64/72]T[32/64/128][0/9]xxEU-[25F/2.5/3/3S/3.7]-B2
Unbuffered DDR2 SDRAM Module
TABLE 6
Abbreviations for Pin Type
Abbreviation
I
O
I/O
AI
PWR
GND
NC
Description
Standard input-only pin. Digital levels.
Output. Digital levels.
I/O is a bidirectional input/output signal.
Input. Analog levels.
Power
Ground
Not Connected
TABLE 7
Abbreviations for Buffer Type
Abbreviation
SSTL
LV-CMOS
CMOS
OD
Description
Serial Stub Terminated Logic (SSTL_18)
Low Voltage CMOS
CMOS Levels
Open Drain. The corresponding pin has 2 operational states, active low and tri-state,
and allows multiple devices to share as a wire-OR.
Rev. 1.0, 2006-10
10202006-L0SM-FEYT
13