互联网数据表
HYS64D64020[H/G]BDL–[5/6]–C
小外形封装DDR SDRAM模块
1
1.1
概观
特点
•可编程CAS延迟,突发长度和换行
顺序(顺序&交错)
•自动刷新( CBR)和自刷新
• RAS-锁定支持
t
RAP
=
t
RCD
•所有输入和输出SSTL_2兼容
•串行存在检测为E
2
舞会
• JEDEC标准外形:
67.60 mm
×
31.75 mm
×
3.80 mm
•镀金触点
本章列出的产品系列HYS64D64020 [H / G] BDL- [ 5/6 ] -C和订购信息的所有主要功能。
•非奇偶校验200针小型双列直插式内存
模块
•两个排名64M
×
64组织
• JEDEC标准的双数据速率同步DRAM
( DDR SDRAM )
•单+ 2.5V ( ± 0.2 V)电源和单+2.6 V
( ± 0.1 V)的DDR400电源
•内置有256兆的DDR SDRAM有组织的
×
8
P- TFBGA - 60封装
表1
性能
产品型号代码的运行速度
速度等级
马克斯。时钟频率
部件
模块
@CL3
@CL2.5
@CL2
–5
DDR400B
PC3200–3033
–6
DDR333B
PC2700–2533
166
166
133
单位
—
—
兆赫
兆赫
兆赫
f
CK3
f
CK2.5
f
CK2
200
166
133
牧师1.21 , 2007-01
03292006-F1IB-1I3E
3