SDRAM 128Mb的F-模( X4,X8 , X16 )
初步
CMOS SDRAM
8M X 4Bit的×4银行/ 4M X 8位×4银行/ 2米x 16Bit的×4银行SDRAM
特点
• JEDEC标准的3.3V电源
• LVTTL与复用地址兼容
•四家银行的操作
• MRS循环地址重点项目
- 。 CAS延迟时间( 2 & 3 )
- 。突发长度(1, 2,4, 8 &全页)
- 。突发类型(顺序&交错)
•所有输入进行采样,系统时钟的正边沿。
•突发读取单个位的写操作
• DQM ( X4,X8 ) & L( U) DQM ( X16 )的屏蔽
•自动&自我刷新
• 64ms的刷新周期( 4K周期)
概述
该K4S280432F / K4S280832F / K4S281632F是134217728位同步的高数据速率动态随机存储器组织成4个
8388608字由4位/ 4× 4,194,304字由8位/ 4× 2,097,152字×16位,制造与三星的高perfor-
曼斯CMOS技术。同步设计允许精确的周期控制与利用系统时钟的I / O事务是可能的
在每个时钟周期。工作频率范围,可编程突发长度和可编程延迟允许在同一台设备,以
针对各种不同的高带宽,高性能存储系统的应用是有用的。
订购信息
产品型号
K4S280432F-TC(L)75
K4S280832F-TC(L)75
K4S281632F-TC(L)60/75
Orgainization
32M ×4
16M ×8
8M ×16
最大频率。
133MHz
133MHz
166MHz
接口
LVTTL
LVTTL
LVTTL
包
54pin TSOP
54pin TSOP
54pin TSOP
组织
32Mx4
16Mx8
8Mx16
行地址
A0~A11
A0~A11
A0~A11
列地址
A0-A9, A11
A0-A9
A0-A8
行&列地址的配置
修订版0.2月。 2003