欢迎访问ic37.com |
会员登录 免费注册
发布采购

C8051F530-IT 参数 Datasheet PDF下载

C8051F530-IT图片预览
型号: C8051F530-IT
PDF下载: 下载PDF文件 查看货源
内容描述: 8/4/2 KB ISP功能的Flash MCU系列 [8/4/2 kB ISP Flash MCU Family]
分类和应用:
文件页数/大小: 220 页 / 2701 K
品牌: SILABS [ SILICON LABORATORIES ]
 浏览型号C8051F530-IT的Datasheet PDF文件第66页浏览型号C8051F530-IT的Datasheet PDF文件第67页浏览型号C8051F530-IT的Datasheet PDF文件第68页浏览型号C8051F530-IT的Datasheet PDF文件第69页浏览型号C8051F530-IT的Datasheet PDF文件第71页浏览型号C8051F530-IT的Datasheet PDF文件第72页浏览型号C8051F530-IT的Datasheet PDF文件第73页浏览型号C8051F530-IT的Datasheet PDF文件第74页  
C8051F52x-53x
模式,但功耗稍有增加。高速模拟模式是通过设置启用
在CPTnMD CPnHIQE位。
比较器的输出可以被软件查询,可以作为中断源,内部振荡器暂停
觉醒源和/或连到端口引脚。当连到端口引脚时,比较器输出为可用
能够异步或同步到系统时钟;即使在非同步输出是可用的
停止或暂停模式(系统时钟停止) 。当禁止时,比较器输出(如果
分配给通过交叉开关端口I / O引脚)的缺省值为逻辑低状态,其电源电流降到
小于100 nA的。见“ 14.1 。优先权交叉开关译码器“ 119页上的配置细节
通过数字交叉开关比较器输出。比较器的输入可以从外部驱动
0.25 V至
(V
DD
) + 0.25 V ,而不至损坏或发生。比较器的电气规范中给出
该比较器的响应时间可以在软件中通过CPTnMD寄存器进行配置(见SFR定义
完整的定时和消耗电流规格。
VIN +
VIN-
CP0+
CP0-
+
CP0
_
OUT
电路CON组fi guration
积极的滞后电压
(用CP0HYP位编程)
输入
VIN-
负向回差电压
(由CP0HYN位编程)
VIN +
V
OH
产量
V
OL
负滞后
正滞后
最大
正滞后
最大
负滞后
图8.2 。比较器迟滞剧情
比较器迟滞是软件可编程的,通过比较器控制寄存器CPT0CN (为
n = 0或1) 。用户可以编程的滞后电压的均量(简称输入电压)和
周围的阈值电压该滞后的正和负向对称。
比较器迟滞使用Bits3编程
0在比较器控制寄存器CPT0CN
(图中SFR定义8.1 ) 。负的滞后电压的量是通过设定来确定
在CP0HYN位。如表8.1所示,设置20 ,负滞后为10或5毫伏可以是
70
修订版0.3