欢迎访问ic37.com |
会员登录 免费注册
发布采购

SI5325C-B-GM 参数 Datasheet PDF下载

SI5325C-B-GM图片预览
型号: SI5325C-B-GM
PDF下载: 下载PDF文件 查看货源
内容描述: UP-可编程精密时钟乘法器 [UP-PROGRAMMABLE PRECISION CLOCK MULTIPLIER]
分类和应用: 时钟
文件页数/大小: 14 页 / 228 K
品牌: SILABS [ SILICON LABORATORIES ]
 浏览型号SI5325C-B-GM的Datasheet PDF文件第2页浏览型号SI5325C-B-GM的Datasheet PDF文件第3页浏览型号SI5325C-B-GM的Datasheet PDF文件第4页浏览型号SI5325C-B-GM的Datasheet PDF文件第5页浏览型号SI5325C-B-GM的Datasheet PDF文件第6页浏览型号SI5325C-B-GM的Datasheet PDF文件第7页浏览型号SI5325C-B-GM的Datasheet PDF文件第8页浏览型号SI5325C-B-GM的Datasheet PDF文件第9页  
Si5325
P
ř Ë L I M I N A RŸ
D
助教
S
ħ ê (E T)
µP-P
R 0摹R A M M A B L E
P
ř权证I S I O ñ
C
1。· C k的
M
ü L T我P L I E ř
描述
该Si5325是一款低抖动,精密时钟倍频器
要求无抖动时钟乘法应用
衰减。该Si5325接收双时钟输入范围
从10到710兆赫,并产生两个时钟输出范围
从10到945兆赫,选择频率为1.4 GHz 。该
两个输出都从一个共同的单独分频
源。该器件可提供几乎任何频率
在整个这个操作范围的翻译组合。该
Si5325输入时钟频率和时钟倍频比例
是可编程的,通过一个I
2
C或SPI接口。该
Si5325基于Silicon Laboratories的第三代
DSPLL
®
技术,可提供任意速率频率
合成在一个高度集成的PLL解决方案,消除
需要外部VCXO和环路滤波器元件。该
DSPLL环路带宽数字可编程,提供
在应用程序级别的抖动性能优化。
从一个单一的1.8 , 2.5或3.3 V电源供电, Si5325
是理想的,用于提供时钟倍增的高性能
授时应用
.
特点
生成任意频率从10到945兆赫和
选择频率1.4 GHz的从输入
10至710兆赫的频率
低抖动时钟输出瓦特/抖动产生低至
0.6 ps的均方根( 30 kHz至1.3 MHz的)
具有可选的环路带宽集成环路滤波器
(150 kHz到2 MHz)的
双时钟输入W /手动或自动
控制的无中断切换
具有可选的信号格式双时钟输出
( LVPECL , LVDS , CML , CMOS )
支持ITU G.709和自定义FEC比率
(255/238, 255/237, 255/236)
LOS , FOS报警输出
数字控制输出相位调整
I
2
C或SPI可编程
片上稳压器为1.8 , 2.5或3.3 V
±10%的操作
小尺寸: 6 ×6mm的36引脚QFN
无铅,符合RoHS标准
应用
SONET / SDH OC- 48 / OC -192线卡
千兆/万兆以太网, 1/2/ 4/8 / 10GFC线卡
ITU G.709和自定义FEC线卡
光模块
无线基站
数据转换器时钟
xDSL的
SONET / SDH + PDH时钟合成
测试与测量
CKIN1
÷ N31
÷ NC1
CKOUT1
®
CKIN2
÷ N32
DSPLL
÷ NC2
÷ N2
CKOUT2
警报
信号检测
控制
VDD ( 1.8 , 2.5或3.3 V )
GND
I
2
C / SPI端口
设备中断
时钟选择
初步牧师0.26 7/07
版权所有©2007 Silicon Laboratories公司
Si5325
此信息适用于正在研发的产品。其特点和规格如有变更,恕不另行通知。